EP 0848547 A1 19980617 - Interface circuit for video camera
Title (en)
Interface circuit for video camera
Title (de)
Schnittstellenschaltung für Videokamera
Title (fr)
Circuit d'interface pour caméra vidéo
Publication
Application
Priority
FR 9615372 A 19961213
Abstract (en)
The circuit (FE) has two sampling branches (BR1,BR2), with each formed from a number of tracking and blocking units (T/H) connected in series and the first branch containing one more tracking and blocking unit than the second. A subtractor (SUB) receives the outputs of the two branches as inputs and an output which forms the circuit output. A continuous level control loop (C1) has a first capacitance inserted between the input of one of the branches and the circuit input. A first comparator (CMP1) receives the output of one of the branches and a regulation signal with a predetermined value and has an output which controls the conduction of current across the first capacitance. The branch inputs are coupled together to form a common node (NC) which is connected via the first capacitance to the interface circuit input. A controller (CM) is inserted between the branches and the subtractor and is activated if the levels of the signals produced at the branch outputs correspond to the reference level. The controller adjusts the values of the signals provided at the subtractor inputs until the values are equal.
Abstract (fr)
La présente invention concerne un circuit d'interface FE destiné à recevoir un signal d'entrée Vin pseudo-périodique présentant un niveau de référence et un niveau vidéo, et à délivrer un signal Vs dont le niveau est représentatif de la différence entre le niveau de référence et le niveau vidéo, comprenant : deux branches d'échantillonnage BR1 et BR2, fournissant simultanément le niveau de référence et le niveau vidéo, et un soustracteur SUB dont les entrées reçoivent les sorties des branches BR1 et BR2. Selon l'invention, les entrées des branches BR1 et BR2 sont reliées ensemble via une première capacité C1 à l'entrée du circuit d'interface FE, qui comporte des moyens de contrôle CM permettant d'ajuster les valeurs des signaux présents aux entrées du soustracteur SUB afin qu'elles soient égales lorsqu'elles sont représentatives d'un même niveau de référence. Application : Etage d'entrée pour caméra vidéo CCD. <IMAGE>
IPC 1-7
IPC 8 full level
CPC (source: EP KR US)
H04N 5/185 (2013.01 - EP KR US)
Citation (search report)
- [A] EP 0280123 A1 19880831 - FUJITSU LTD [JP]
- [A] US 5329312 A 19940712 - BOISVERT DAVID M [US], et al
- [A] FR 2535566 A1 19840504 - RCA CORP [US]
- [A] GB 2071959 A 19810923 - SONY CORP
- [A] EP 0625849 A1 19941123 - SGS THOMSON MICROELECTRONICS [FR]
- [A] EP 0064316 A2 19821110 - PHILIPS PATENTVERWALTUNG [DE], et al
Designated contracting state (EPC)
DE FR GB
DOCDB simple family (publication)
EP 0848547 A1 19980617; EP 0848547 B1 20050504; DE 69733185 D1 20050609; DE 69733185 T2 20060511; FR 2757336 A1 19980619; JP 4019291 B2 20071212; JP H10200829 A 19980731; KR 19980063974 A 19981007; US 6191816 B1 20010220
DOCDB simple family (application)
EP 97203788 A 19971203; DE 69733185 T 19971203; FR 9615372 A 19961213; JP 34021497 A 19971210; KR 19970067219 A 19971210; US 98859897 A 19971211