Global Patent Index - EP 2541213 A1

EP 2541213 A1 20130102 - Method for reducing non-linearity during the measurement of a physical parameter and electronic circuit for implementing the same

Title (en)

Method for reducing non-linearity during the measurement of a physical parameter and electronic circuit for implementing the same

Title (de)

Verfahren zur Reduzierung der Nichtlinearität beim Messen eines physikalischen Parameters, und elektronischer Schaltkreis zu dessen Umsetzung

Title (fr)

Procédé pour réduire la non linéarité pendant la mesure d'un paramètre physique et circuit électronique pour sa mise en oeuvre

Publication

EP 2541213 A1 20130102 (FR)

Application

EP 11172424 A 20110701

Priority

EP 11172424 A 20110701

Abstract (en)

The method involves implementing a dichotomy algorithm stored in a logic unit (5), based on an output value of a charge transfer amplifier (4), to supply a digital signal to a digital-analogue converter (7) to generate a measurement voltage. The electrodes of capacitors are polarized via a switching unit (3) based on the digital measuring signal of a preceding cycle supplied by the logic unit, to adapt a new digital measuring signal in the logic unit that removes any voltage offset linked to electronic components based on the obtained digital measuring signals. An independent claim is included for electronic interface circuit for capacitive sensor.

Abstract (fr)

Le procédé permet de réduire l'effet de la non-linéarité d'un convertisseur numérique-analogique (7) sur un circuit électronique (1) d'interface d'un capteur capacitif (2) lors de la mesure d'un paramètre physique. Le circuit électronique comprend un amplificateur (4) connecté à l'électrode commune (CM) par une unité de commutation (3), une unité logique (5) reliée à l'amplificateur pour fournir des premier et second signaux numériques de mesure, et un convertisseur numérique-analogique (7) pour fournir une tension de mesure (V DAC ) aux électrodes sur la base d'une conversion d'un des signaux numériques. Le procédé consiste à polariser tout d'abord les électrodes des condensateurs par la tension de mesure (V DAC ) sur la base du premier signal numérique, à polariser ensuite l'électrode fixe du premier condensateur (C1 X) à une tension régulée (V REG ) et l'électrode fixe du second condensateur (C2X) à une tension basse (V SS ), à polariser ensuite les électrodes des condensateurs (C1X, C2X, CM) par la tension de mesure (V DAC ) sur la base du second signal numérique de mesure, et finalement à polariser l'électrode fixe du premier condensateur (C1 X) à une tension basse (V SS ) et l'électrode fixe du second condensateur (C2X) à une tension régulée (V REG ). Pendant la mesure du paramètre physique, une tension définie d'offset (Vref) est introduite dans le convertisseur numérique-analogique pour moduler les premier et second signaux numériques. Une moyenne des deux signaux numériques est effectuée pour réduire l'effet de non-linéarité du convertisseur.

IPC 8 full level

G01D 3/032 (2006.01); G01D 5/241 (2006.01); G01L 1/14 (2006.01); G01L 9/02 (2006.01); G01P 15/125 (2006.01); G01P 15/18 (2006.01)

CPC (source: EP US)

G01D 3/032 (2013.01 - EP US); G01D 5/241 (2013.01 - EP US); G01L 1/144 (2013.01 - EP US); G01P 15/125 (2013.01 - EP US); G01P 15/18 (2013.01 - EP US)

Citation (applicant)

Citation (search report)

Designated contracting state (EPC)

AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

Designated extension state (EPC)

BA ME

DOCDB simple family (publication)

EP 2541213 A1 20130102; EP 2541213 B1 20170308; CN 102879020 A 20130116; CN 102879020 B 20150701; TW 201315969 A 20130416; TW I585368 B 20170601; US 2013006559 A1 20130103; US 9097556 B2 20150804

DOCDB simple family (application)

EP 11172424 A 20110701; CN 201210225738 A 20120629; TW 101123001 A 20120627; US 201213534405 A 20120627