(19)
(11)EP 3 312 828 B1

(12)EUROPEAN PATENT SPECIFICATION

(45)Mention of the grant of the patent:
06.05.2020 Bulletin 2020/19

(21)Application number: 15858099.3

(22)Date of filing:  24.09.2015
(51)Int. Cl.: 
G09G 3/36  (2006.01)
(86)International application number:
PCT/CN2015/090496
(87)International publication number:
WO 2016/201818 (22.12.2016 Gazette  2016/51)

(54)

SOURCE DRIVER, DRIVE CIRCUIT AND DRIVE METHOD FOR TFT-LCD

QUELLENANSTEUERUNG, ANSTEUERUNGSVERFAHREN UND ANSTEUERUNGSVORRICHTUNG FÜR TFT-LCD

DISPOSITIF D'ATTAQUE DE SOURCE, CIRCUIT D'ATTAQUE ET PROCÉDÉ DE COMMANDE DE TFT-LCD


(84)Designated Contracting States:
AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

(30)Priority: 19.06.2015 CN 201510343670

(43)Date of publication of application:
25.04.2018 Bulletin 2018/17

(73)Proprietors:
  • BOE Technology Group Co., Ltd.
    Beijing 100015 (CN)
  • Hefei Xinsheng Optoelectronics Technology Co., Ltd.
    Xinzhan Industrial Park Hefei Anhui 230012 (CN)

(72)Inventors:
  • WANG, Hui
    Beijing 100176 (CN)
  • FENG, Wei
    Beijing 100176 (CN)
  • LIANG, Hengzhen
    Beijing 100176 (CN)

(74)Representative: Gesthuysen Patent- und Rechtsanwälte 
Patentanwälte Huyssenallee 100
45128 Essen
45128 Essen (DE)


(56)References cited: : 
CN-A- 1 341 916
CN-A- 101 336 447
JP-A- 2001 324 967
US-A1- 2005 264 548
US-A1- 2014 232 713
CN-A- 1 620 628
CN-A- 104 867 474
US-A1- 2005 219 189
US-A1- 2007 159 439
  
      
    Note: Within nine months from the publication of the mention of the grant of the European patent, any person may give notice to the European Patent Office of opposition to the European patent granted. Notice of opposition shall be filed in a written reasoned statement. It shall not be deemed to have been filed until the opposition fee has been paid. (Art. 99(1) European Patent Convention).


    Description

    TECHNICAL FIELD



    [0001] The present invention relates to the technical field of liquid crystal display, and particularly to a source driver, a driving circuit and a driving method for TFT-LCD.

    BACKGROUND



    [0002] The thin film transistor liquid crystal display (TFT-LCD) is widely used in consumer electronics such as television, computer, mobile phone and the like. Usually, the TFT-LCD comprises a liquid crystal panel having pixel units arranged in a matrix, wherein the driving circuit is provided to drive the pixel units to display.

    [0003] FIG. 1 schematically illustrates a circuit block diagram of a typical TFT-LCD. Referring to FIG. 1, the TFT-LCD device comprises a liquid crystal panel having m × n pixel units arranged in a matrix, m source lines (also called data lines) S1 to Sm and n gate lines G1 to Gn which are intersected with each other and thin film transistors arranged at points where the data lines and the gate lines intersect, source drivers for providing data to the data lines S1 to Sm of the liquid crystal panel, and gate drivers for providing scan pulses to the gate lines G1 to Gn. The gate drivers outputs, in response to a clock signal, the scan pulses on the gate lines G1, G2, ...Gn (also called scan lines) successively to control turning-on and turning-off of the TFTs on respective gate lines, and the source drivers converts the display data into gray-scale voltages when the TFTs are turned on, so as to charge the pixel units to enable display of data.

    [0004] The TFT-LCD currently develops towards large size and high resolution. Since the large size of the panel would lead to large RC of the gate lines and the common electrode lines, if there is a large difference between display data (i.e. gray-scale voltages) in two adjacent rows, it would cause the loading capacity of the source driver to be insufficient. Moreover, the VCOM voltage would be affected due to a sudden change in the gray-scale voltages such that the voltage applied on the pixel units is instable. These always result in unfavorable display effects such as artifact and crosstalk.

    [0005] Therefore, there is a demand for an improved source driver and corresponding driving circuit and driving method for the TFT-LCD.

    [0006] US 2005219189 A1 provides a liquid-crystal display device including a plurality of cascaded data drivers. The first-stage data driver includes an internal receiver that functions as an RSDS receiver to receive an RSDS signal. The second and subsequent stage data drivers each include an internal receiver that functions as a CMOS receiver to receive a CMOS signal from a previous-stage data driver.

    [0007] US 2014232713 A1 provides a display driving apparatus including a plurality of source drivers. Each of the source drivers includes a plurality of driving channels. Each of the source drivers randomly turns on at least one of the included driving channels via a control signal, so as to allow the driving channels outputting video image data.

    [0008] US 20050264548 A1 provides a display driver device including first and second latches, a decoder and an output amplification unit. The output amplification unit includes a plurality of output amplifiers that are divided into a plurality of groups. The output amplifiers of respective groups operate under control of respective line output signals that are slightly staggered in output timing.

    [0009] US 20070159439 A1 provides a data driver including a shift register, a data register, a latch, a digital-to-analog converter, and an output buffer. The latch outputs pixel data signal from the data register to the digital-to-analog converter at a rising edge of a latch signal, and the output buffer transfers an output of the digital-to-analog converter to data lines at a falling edge of the latch signal.

    SUMMARY



    [0010] The problem to be solved by the present invention is avoiding insufficient loading capacity of the source driver and/or unfavorable display effects such as artifact and crosstalk resulting from too large difference between display data of two adjacent rows.

    [0011] In accordance with a first aspect of the present invention, a source driver for use in a TFT-LCD is provided, comprising: a data register for registering multiple display data, the multiple display data corresponding to a plurality of pixel units in a row of pixel units of the TFT-LCD; a data latch for latching the multiple display data in the data register; a digital-to-analog converter for converting the multiple display data latched in the data latch into corresponding multiple gray-scale voltages; an output buffer, comprising a plurality of buffer units, for outputting the multiple gray-scale voltages via output ends of the plurality of buffer units, the output ends comprising odd output ends and even output ends; and a data difference determination circuit for determining, upon updating an n-th row of display data as latched in the data latch, whether at least one or more of respective differences between multiple display data in an (n+1)-th row as registered in the data register and multiple display data in the n-th row as latched in the data latch is larger than a first predetermined threshold. A first loading pulse and a second loading pulse are provided to the data latch and the output buffer only upon a determination that the at least one or more of the respective differences is larger than the first predetermined threshold. The data latch has a first terminal for receiving the first loading pulse and a second terminal for receiving the second loading pulse. The data latch is configured to latch the multiple display data in the data register in response to a first edge of the first loading pulse from a first level to a second level and a first edge of the second loading pulse from a first level to a second level. The output buffer is configured to start to output gray-scale voltages of the odd output ends to corresponding TFT sources in response to a second edge of the first loading pulse from the second level to the first level, which second edge of the first loading pulse immediately follows the first edge of the first loading pulse. The output buffer is further configured to start to output gray-scale voltages of the even output ends to corresponding TFT sources in response to a second edge of the second loading pulse from the second level to the first level, which second edge of the second loading pulse immediately follows the first edge of the second loading pulse. At least the second edge of the first loading pulse is not synchronous with the second edge of the second loading pulse.

    [0012] In accordance with a second aspect of the present invention, a driving circuit for use in a TFT-LCD is provided, comprising: at least one source driver according to the first aspect of the present invention; and a timing controller for providing a first loading pulse and a second loading pulse to the data latch and the output buffer of each of the at least one source driver.

    [0013] In accordance with a third aspect of the present invention, a driving method for use in a TFT-LCD is provided. The method comprises: providing a first loading pulse and a second loading pulse; latching multiple display data; converting the latched multiple display data into corresponding multiple gray-scale voltages; and outputting the multiple gray-scale voltages via output ends of a plurality of buffer units of an output buffer, the output ends comprising odd output ends and even output ends. The method further comprises determining, upon updating an n-th row of display data as latched, whether at least one or more of respective differences between multiple display data in an (n+1)-th row and multiple display data in the n-th row is larger than a first predetermined threshold. The providing comprises providing the first loading pulse and the second loading pulse only upon a determination that the at least one or more of the respective differences is larger than the first predetermined threshold. The latching comprises latching the multiple display data in response to a first edge of the first loading pulse from a first level to a second level and a first edge of the second loading pulse from a first level to a second level. The outputting the multiple gray-scale voltages comprises: providing the first loading pulse to the output buffer to enable the output buffer to start to output the gray-scale voltages of odd output ends to corresponding TFT sources according to a second edge of the first loading pulse from a second level to a first level, which second edge immediately follows the first edge. The providing the second loading pulse to the output buffer to enable the output buffer to start to output the gray-scale voltages of even output ends to corresponding TFT sources according to a second edge of the second loading pulse from the second level to the first level, which second edge immediately follows the first edge; at least the second edge of the first loading pulse is not synchronous with the second edge of the second loading pulse.

    [0014] The present invention allows the odd column pixels and the even column pixels not being charged simultaneously by providing two sets of asynchronous loading pulses (TP signals), which can relieve overloading of the source driver (and therefore insufficient charging of pixel electrodes) resulting from too large difference between display data of two adjacent rows and alleviate the pull effect on the VCOM voltage due to a sudden change in pixel voltages. More generally, the present invention can reduce picture quality losses such as artifact and crosstalk of the large-size liquid crystal display.

    [0015] In accordance with the embodiments described below, these and other aspects of the present invention will be apparent and set forth from and with reference to the embodiments described below.

    BRIEF DESCRIPTION OF THE DRAWINGS



    [0016] 

    FIG. 1 schematically illustrates a circuit block diagram of a typical TFT-LCD;

    FIG. 2 schematically illustrates a block diagram of a source driver for use in a TFT-LCD in accordance with an embodiment of the present invention;

    FIG. 3 schematically illustrates a timing relationship between a first loading pulse, a second loading pulse and a gate scan pulse for use in the source driver in accordance with an embodiment of the present invention;

    FIG. 4 schematically illustrates a block diagram of a source driver for use in a TFT-LCD in accordance with another embodiment of the present invention; and

    FIG. 5 schematically illustrates a block diagram of an implementation of the data difference determination circuit shown in FIG. 4.


    DETAILED DESCRIPTION OF THE INVENTION



    [0017] Embodiments of the present invention are described in detail below with reference to the drawings.

    [0018] FIG. 2 schematically illustrates a block diagram of a source driver 200 for use in a TFT-LCD in accordance with an embodiment of the present invention. For the purpose of explanation, only elements relevant to the embodiment of the present invention are shown, while elements irrelevant to the embodiment of the present invention, such as shift register, level shifter, gray-scale voltage generation circuit, etc. are omitted. Like this, the source driver 200 may comprise a data register 210, a data latch 220, a digital-to-analog converter 230 and an output buffer 240. In addition, as known in the art, a timing controller is a part of the driving circuit of the TFT-LCD, which may provide the source driver 200 with signals including a video/image signal (display data) and a clock signal.

    [0019] As shown in FIG. 2, the source driver 200 actually comprises a plurality of output channels (corresponding to a plurality of columns) from the data register 210 to the output buffer 240, each of which is connected to the source of the TFT in a different column of pixel units. When the current row is scanned, the scan pulse from a gate driver controls the TFTs in all the pixel units of this row to become turned on. At that time, the output signal from each output channel charges the pixel electrodes in the pixel units in the current row, realizing driving of the liquid crystal panel.

    [0020] The data register 210 may comprise a plurality of register units for registering multiple display data. The number of the plurality of register units corresponds to the number of the output channels of the source driver 200. In an example, suppose that the source driver 200 has 384 output channels, the data register 210 may have 384 register units. Depending on the bit width of the display data, each register unit may be implemented by, for example, a plurality of transparent latches.

    [0021] The data latch 220 may comprise a plurality of latch units. The plurality of latch units may generally latch multiple display data in the data register 210 in response to the rising edge of a loading pulse (TP signal). In accordance with the above supposed example, the data latch 200 may comprise 384 latch units. In the present embodiment, the loading pulse may comprise a first loading pulse and a second loading pulse (discussed below), and the data latch 220 may have a first terminal (not shown) for receiving the first loading pulse and a second terminal (not shown) for receiving the second loading pulse. The data latch 220 may latch the multiple display data in the data register in response to a first edge of the first loading pulse from a first level to a second level and a first edge of the second loading pulse from a first level to a second level. Specifically, the data latch 220 may latch the display data of the data register 210 corresponding to odd output channels in response to a first edge of the first loading pulse from a first level to a second level, and latch the display data of the data register 210 corresponding to even output channels in response to a first edge of the second loading pulse from a first level to a second level.

    [0022] The digital-to-analog converter 230 may comprise a plurality of digital-to-analog converter (DAC) units. The digital-to-analog converter (DAC) units may convert the multiple display data latched in the data latch 220 into corresponding multiple gray-scale voltages. In accordance with the above supposed example, the digital-to-analog converter 230 may comprise 384 digital-to-analog converter (DAC) units. It should be understood that the digital-to-analog converter 230 may usually perform digital-to-analog conversion by selecting analog voltages generated by a gray-scale voltage generation circuit (not shown) to which the digital data correspond.

    [0023] The output buffer 240 may comprise a plurality of buffer units. The plurality of buffer units may output the multiple gray-scale voltages selected by the digital-to-analog converter 230 via a plurality of output ends. In accordance with the above supposed example, the output buffer 240 may comprise 384 buffer units. The respective gray-scale voltages outputted from these buffer units are provided to the pixel electrodes (via the TFTs in the pixel units) to control the deflection of liquid crystal molecules, thereby enabling display of data. In the example of FIG. 2, these buffer units are illustrated as voltage followers formed by operational amplifiers OPA, though it may not be the case.

    [0024] FIG. 3 schematically illustrates a timing relationship between a first loading pulse TPO, a second loading pulse TPE and a gate scan pulse for use in the source driver 200 in accordance with an embodiment of the present invention. The first loading pulse TPO is a loading pulse corresponding to the odd output channels, and the second loading pulse TPE is a loading pulse corresponding to the even output channels.

    [0025] The embodiments of the present invention are further described below with reference to FIGS. 2 and 3. In FIG. 3, the second loading pulse TPE is illustrated as a delayed version of the first loading pulse TPO (that is, the second loading pulse TPE is obtained by delaying the first loading pulse TPO). In this case, the source driver 200 may comprise a delay circuit (not shown) for delaying the original loading pulse TP (from the timing controller) by a predetermined amount of time. In this way, the original loading pulse TP may act as the first loading pulse TPO, and a delayed version of the original loading pulse TP may act as the second loading pulse TPE. The first loading pulse TPO is provided to the buffer units in the odd output channels of the output buffer 240 such that those buffer units may start to output the gray-scale voltages of odd output ends to corresponding TFT sources in response to a second edge (e.g. falling edge) of the first loading pulse TPO from the second level to the first level. The second loading pulse TPE is provided to the buffer units in the even output channels of the output buffer 240 such that those buffer units may start to output the gray-scale voltages of even output ends to corresponding TFT sources in response to a second edge (e.g. falling edge) of the second loading pulse TPE. As shown in FIG. 3, the second edge of the first loading pulse TPO is not synchronous with the second edge of the second loading pulse TPE. A time interval Δt between the two edges may be set depending on the driving ability of the source driver, and is generally set so as to satisfy an expected TFT charging rate. For instance, for the resolution of 3840×2160, the time interval Δt may be between 0.5 µs and 0.8 µs.

    [0026] In an implementation, the first level of the first loading pulse TPO may be used as an enable signal for the odd buffer units of the output buffer 240 to enable the outputting of the gray-scale voltages from the odd output ends, and the first level of the second loading pulse TPE may be used as an enable signal for even buffer units of the output buffer 240 to enable the outputting of the gray-scale voltages from the even output ends.

    [0027] In an alternative implementation, the output buffer 240 may further comprise a plurality of switch elements (not shown). Each of the plurality of switch elements is connected in series with a respective one of the output ends of the plurality of buffer units of the output buffer 240. The first loading pulse TPO may be provided to control ends of the switch elements connected in series with the odd output ends such that these switch elements are turned on under the first level of the first loading pulse TPO. Similarly, the second loading pulse TPE may be provided to control ends of the switch elements connected in series with the even output ends such that these switch elements are turned on under the first level of the second loading pulse TPE. By way of example without limitation, the switch element may be a thin film transistor, a transmission gate, and so on.

    [0028] It is to be noted that in the example of FIG. 3, the first level is a low level and the second level is a high level. However, in other implementations, it may not be the case. For example, the first level may be a high level and the second level may be a low level. In addition, the rising edge of the first loading pulse TPO and the rising edge of the second loading pulse TPE are illustrated as being not synchronous. However, in other implementations, it may not be the case, that is, the two rising edges may be synchronous. Furthermore, the falling edge of the first loading pulse TPO is illustrated as occurring before the falling edge of the second loading pulse TPE, though it may not be the case. That is, the falling edge of the second loading pulse TPE may occur before the falling edge of the first loading pulse TPO. For example, the first loading pulse TPO may be a delayed version of the second loading pulse TPE.

    [0029] Since the first loading pulse TPO and the second loading pulse TPE are not synchronous, the pixel units in odd columns and the pixel units in even columns are not charged simultaneously, which alleviates adverse consequences resulting from (possible) too large difference between display data of two adjacent rows.

    [0030] What is discussed above is the situation in which the first loading pulse TPO and the second loading pulse TPE which are not synchronous are always provided, regardless of the actual difference between display data of two adjacent rows. However, in accordance with another embodiment of the present invention, a certain determination mechanism may be introduced such that two loading pulses not synchronous are provided only when the difference between display data of two adjacent rows is determined to be too large; otherwise, the same (original) loading pulse is provided to the pixel units in odd columns and the pixel units in even columns.

    [0031] FIG. 4 schematically illustrates a block diagram of a source driver 400 for use in a TFT-LCD in accordance with another embodiment of the present invention. In this figure, a data register 410, a data latch 420, a digital-to-analog converter 430 and an output buffer 440 respectively correspond to the data register 210, the data latch 220, the digital-to-analog converter 230 and the output buffer 240 in FIG. 2, and they all will not be described in detail for simplicity.

    [0032] The source driver 400 may comprise a data difference determination circuit 450, which can determine, upon updating a row of display data, whether the difference between multiple display data in the (n+1)-th row as registered in the data register 410 and multiple display data in the n-th row as latched in the data latch 420 is large or not. For example, in accordance with the above supposed example, each of the data register 410 and the data latch 420 stores 384 display data (corresponding to 384 columns), all of which is inputted to the data difference determination circuit 450 where the difference between two display data on each column is calculated and then compared with a first predetermined threshold so as to obtain a determination result about the difference between display data of two adjacent rows. According to different determination results, the data difference determination circuit 450 provides different inputs to the timing controller (as shown in FIG. 4). The input may be a high level or low level representing a different logical value. For example, the high level may represent large difference between the display data of the (n+1)-th row and the display data of the n-th row. Thereafter, according to the input from the data difference determination circuit 450, the timing controller may provide or may not provide the first loading pulse TPO and the second loading pulse TPE. As stated above, the first loading pulse TPO and the second loading pulse TPE which are not synchronous are provided only when the input indicates that the difference between the display data of the (n+1)-th row and the display data of the n-th row is large; otherwise, a same loading pulse is provided. It should be further understood that said "large difference" may indicate that at least one or more of respective differences between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row is larger than the first predetermined threshold.

    [0033] FIG. 5 schematically illustrates a block diagram of an implementation of the data difference determination circuit 450 shown in FIG. 4. In the implementation, the data difference determination circuit 450 may comprise a subtracter 451 that may perform subtraction between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row, respectively and a first numeric comparator 452 that may compare each of the subtraction results with the first predetermined threshold TH1, respectively. In accordance with the above supposed example, the 384 display data D1(n+1), D2(n+1), ... D384(n+1) in the (n+1)-th row and the 384 display data D1(n), D2(n), ... D384(n) in the n-th row are inputted into the subtracter 451 for subtraction, and 384 corresponding differences S1, S2, ..., S384 are outputted. The 384 differences are then inputted into the first numeric comparator 452 to be compared with the first predetermined threshold TH1. The first numeric comparator 452 can output 384 comparison results C1, C2, ..., C384 representing different logical relationships (that is, larger, equal or smaller). The implementations of the subtracter and the first numeric comparator are known in the art, which will not be described here in detail.

    [0034] In the case that said "large difference" indicates that at least one of the differences between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row is larger than the first predetermined threshold, depending on the signal logic as defined (for example, logic "0" may indicate that the difference is larger than the first threshold, or logic "1" may indicate that the difference is larger than the first threshold), the data difference determination circuit 450 may further comprise a first AND gate or first OR gate 453 for performing an AND operation or OR operation for each of the output results of the first numeric comparator 452. The output of the first AND gate or first OR gate 453 may be provided to the timing controller as an input indicating the determination result of the data difference determination circuit 450.

    [0035] Alternatively, in the case that said "large difference" indicates that at least a predetermined number of the differences between the multiple display data in the (n+1)-th row and the display data in the n-th row is larger than the first predetermined threshold, in another implementation, the data difference determination circuit 450 may comprise an adder for adding every one of the output results of the first numeric comparator and a second numeric comparator for comparing the addition result with a second predetermined threshold. The output of the second numeric comparator is provided to the timing controller as an input indicating the determination result of the data difference determination circuit 450. For example, if logic "0" indicates that the difference is larger than the first threshold, the addition result being smaller than the second predetermined threshold indicates large difference between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row. Alternatively, if logic "1" indicates that the difference is larger than the first threshold, the addition result being larger than the second predetermined threshold indicates large difference between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row. The implementations of the adder and the second numeric comparator are known in the art and will not be described here in detail.

    [0036] In practice, the source driver usually takes the form of a source driving chip, and the source driving chip, the gate driving chip, the timing controller and other peripheral circuits together constitute a driving circuit for use in the display panel. In the preceding embodiments, the delay circuit is described as a part of the source driver 200, though it may not be the case. For example, the delay circuit may also be a separate circuit as a part of the driving circuit. Furthermore, in the preceding embodiments, the data difference determination circuit 450 is described as a part of the source driver 400, though it may not be the case. For example, the data difference determination circuit 450 may also be a separate circuit as a part of the driving circuit.

    [0037] Further, there may be a demand for a plurality of cascaded source driving chips when driving a display panel. For example, as for a SXGA display panel with the resolution of 1280×1024, a row of display data corresponds to 1280×3=3840 pixel units (because one pixel 1 comprises three pixel units of R, G, B), at that time, in accordance with the above supposed example (i.e. a source driving chip having 384 outputs), 10 cascaded source driving chips are required to drive the SXGA display panel. In the case of a plurality of source driving chips, depending on the signal logic as defined (for example, logic "0" may indicate large difference between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row; or logic "1" may indicate the large difference), the driving circuit may further comprise a second AND gate or second OR gate for performing an AND operation or OR operation for the outputs from the data difference determination circuit of each of the plurality of source driving chips. The output of the second AND gate or second OR gate may be provided to the timing controller as a final determination result indicating the difference between display data of two adjacent rows.

    [0038] Corresponding to the above embodiments described with reference to FIGS. 2 to 5, another embodiment of the present invention further provides a driving method for use in a TFT-LCD, comprising: providing a first loading pulse TPO and a second loading pulse TPE; latching multiple display data according to a first edge of the first loading pulse TPO from a first level to a second level and a first edge of the second loading pulse TPE from a first level to a second level; converting the latched multiple display data into corresponding multiple gray-scale voltages; and outputting the multiple gray-scale voltages via output ends of a plurality of buffer units of an output buffer 240, 440; wherein outputting the multiple gray-scale voltages comprises: providing the first loading pulse TPO to the output buffer 240, 440 such that the output buffer 240, 440 starts to output the gray-scale voltages of odd output ends to corresponding TFT sources according to a second edge of the first loading pulse TPO from the second level to the first level, which second edge immediately follows the first edge, and providing the second loading pulse TPE to the output buffer 240, 440 such that the output buffer 240, 440 starts to output the gray-scale voltages of even output ends to corresponding TFT sources according to a second edge of the second loading pulse TPE from the second level to the first level, which second edge immediately follows the first edge. At least the second edge of the first loading pulse TPO is not synchronous with the second edge of the second loading pulse TPE.

    [0039] It should be understood that other features and advantages of the driving method have been embodied in the preceding description of the source driver 200, 400 and the driving circuit, and hence are not described here in detail.

    [0040] Although the preceding discussion includes several specific implementation details, these should not be construed as limitation to any invention or scope possibly claimed, but should be construed as description of the features only limited to specific embodiments of specific inventions.

    [0041] Although specific terms are used herein, they are only used in general and descriptive sense, not for the purpose of limitation.


    Claims

    1. A source driver (400) for use in a TFT-LCD, comprising:

    a data register (410) for registering multiple display data, the multiple display data corresponding to a plurality of pixel units in a row of pixel units of the TFT-LCD;

    a data latch (420) for latching the multiple display data in the data register (410);

    a digital-to-analog converter (430) for converting the multiple display data latched in the data latch (420) into corresponding multiple gray-scale voltages; and

    an output buffer (440), comprising a plurality of buffer units (OPA), for outputting the multiple gray-scale voltages via output ends of the plurality of buffer units, the output ends comprising odd output ends and even output ends;

    characterized in further comprising:

    a data difference determination circuit (450) for determining, upon updating an n-th row of display data as latched in the data latch (420), whether at least one or more of respective differences between multiple display data in an (n+1)-th row as registered in the data register (410) and multiple display data in the n-th row as latched in the data latch (420) is larger than a first predetermined threshold (TH1), wherein a first loading pulse (TPO) and a second loading pulse (TPE) are provided to the data latch (420) and the output buffer (440) only upon a determination that the at least one or more of the respective differences is larger than the first predetermined threshold (TH1),

    wherein the data latch (420) has a first terminal for receiving the first loading pulse (TPO) and a second terminal for receiving the second loading pulse (TPE), the data latch (420) being configured to latch the multiple display data in the data register (410) in response to a first edge of the first loading pulse (TPO) from a first level to a second level and a first edge of the second loading pulse (TPE) from a first level to a second level,
    wherein the output buffer (440) is configured to start to output gray-scale voltages of the odd output ends to corresponding TFT sources in response to a second edge of the first loading pulse (TPO) from the second level to the first level, which second edge of the first loading pulse (TPO) immediately follows the first edge of the first loading pulse (TPO), and wherein the output buffer (440) is further configured to start to output gray-scale voltages of the even output ends to corresponding TFT sources in response to a second edge of the second loading pulse (TPE) from the second level to the first level, which second edge of the second loading pulse (TPE) immediately follows the first edge of the second loading pulse (TPE), at least the second edge of the first loading pulse (TPO) being not synchronous with the second edge of the second loading pulse (TPE).


     
    2. The source driver (400) according to claim 1, wherein the first level of the first loading pulse (TPO) is used as an enable signal for odd buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the odd output ends, and the first level of the second loading pulse (TPE) is used as an enable signal for even buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the even output ends, wherein one of the first loading pulse (TPO) and the second loading pulse (TPE) is obtained by delaying the other thereof.
     
    3. The source driver according to claim 1, wherein the output buffer (440) further comprises a plurality of switch elements, each of the plurality of switch elements is connected in series with a respective one of the output ends of the plurality of buffer units of the output buffer (440), wherein the first loading pulse (TPO) is provided to control ends of the switch elements connected in series with the odd output ends such that the switch elements connected in series with the odd output ends are turned on under the first level of the first loading pulse (TPO), and the second loading pulse (TPE) is provided to control ends of the switch elements connected in series with the even output ends such that the switch elements connected in series with the even output ends are turned on under the first level of the second loading pulse (TPE).
     
    4. The source driver (400) according claim 1, wherein the data difference determination circuit (450) is configured to provide different inputs to a timing controller of the TFT-LCD according to different determination results; and
    wherein the data difference determination circuit (450) comprises a subtracter (451) for performing subtraction between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row, respectively, and a first numeric comparator (452) for comparing each of subtraction results of the subtracter (451) with the first predetermined threshold (TH1), respectively.
     
    5. The source driver (400) according to claim 4, wherein the data difference determination circuit (450) further comprises a first AND gate or first OR gate (453) for performing an AND operation or OR operation for each of output results of the first numeric comparator (452), an output of the first AND gate or first OR gate (453) being provided to the timing controller as the input indicating a determination result of the data difference determination circuit (450), or
    wherein the data difference determination circuit (450) further comprises an adder for adding every one of the output results of the first numeric comparator (452) and a second numeric comparator for comparing an addition result of the adder with a second predetermined threshold, an output of the second numeric comparator being provided to the timing controller as the input indicating a determination result of the data difference determination circuit.
     
    6. A driving circuit for use in a TFT-LCD, comprising:

    at least one source driver (400) according to claim 1; and

    a timing controller for providing the first loading pulse and the second loading pulse to the data latch (420) and the output buffer (440) of each of the at least one source driver (400).


     
    7. The driving circuit according to claim 6, wherein the timing controller is configured to provide the first loading pulse (TPO) to the output buffer (440) to use the first level of the first loading pulse (TPO) as an enable signal for odd buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the odd output ends, and the timing controller is further configured to provide the second loading pulse (TPE) to the output buffer (440) to use the first level of the second loading pulse (TPE) as an enable signal for even buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the even output ends, wherein one of the first loading pulse (TPO) and the second loading pulse (TPE) is obtained by delaying the other thereof.
     
    8. The driving circuit according to claim 6, wherein the output buffer (440) further comprises a plurality of switch elements, each of the plurality of switch elements is connected in series with a respective one of the output ends of the plurality of buffer units of the output buffer (440), wherein the timing controller is configured to provide the first loading pulse (TPO) to control ends of the switch elements connected in series with the odd output ends such that the switch elements connected in series with the odd output ends are turned on under the first level of the first loading pulse (TPO), and to provide the second loading pulse (TPE) to control ends of the switch elements connected in series with the even output ends such that the switch elements connected in series with the even output ends are turned on under the first level of the second loading pulse (TPE).
     
    9. The driving circuit according to claim 6, wherein the data difference determination circuit (450) is configured to provide different inputs to the timing controller according to different determination results;
    wherein the timing controller is configured to provide the first loading pulse (TPO) and the second loading pulse (TPE) in response to the input from the data difference determination circuit (450) which indicates that the at least one or more of the respective differences between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row is larger than the first predetermined threshold (TH1); and
    wherein the data difference determination circuit (450) comprises a subtracter (451) for performing subtraction between the multiple display data in the (n+1)-th row and the multiple display data in the n-th row, respectively, and a first numeric comparator (452) for comparing each of subtraction results of the subtracter with the first predetermined threshold (TH1), respectively.
     
    10. The driving circuit according to claim 9, wherein the data difference determination circuit (450) further comprises a first AND gate or first OR gate (453) for performing an AND operation or OR operation for each of output results of the first numeric comparator (452), an output of the first AND gate or first OR gate (453) being provided to the timing controller as the input indicating a determination result of the data difference determination circuit (450), or
    wherein the data difference determination circuit (450) further comprises an adder for adding every one of the output results of the first numeric comparator (452) and a second numeric comparator for comparing an addition result of the adder with a second predetermined threshold, an output of the second numeric comparator being provided to the timing controller as the input indicating a determination result of the data difference determination circuit.
     
    11. The driving circuit according to claim 10, wherein the driving circuit comprises a plurality of the source drivers (400), and wherein the driving circuit further comprises a second AND gate or second OR gate for performing an AND operation or OR operation for outputs from the data difference determination circuits (450) of the plurality of source drivers (400), an output of the second AND gate or second OR gate being provided to the timing controller as the input indicating a final determination result of the data difference determination circuits (450).
     
    12. A driving method for use in a TFT-LCD, comprising:

    providing a first loading pulse (TPO) and a second loading pulse (TPE);

    latching multiple display data;

    converting the multiple display data as latched into corresponding multiple gray-scale voltages; and

    outputting the multiple gray-scale voltages via output ends of a plurality of buffer units of an output buffer (440), the output ends comprising odd output ends and even output ends;

    characterized in further comprising:

    determining, upon updating an n-th row of display data as latched, whether at least one or more of respective differences between multiple display data in an (n+1)-th row and multiple display data in the n-th row is larger than a first predetermined threshold (TH1),

    wherein the providing comprises providing the first loading pulse (TPO) and the second loading pulse (TPE) only upon a determination that the at least one or more of the respective differences is larger than the first predetermined threshold (TH1),
    wherein the latching comprises latching the multiple display data in response to a first edge of the first loading pulse (TPO) from a first level to a second level and a first edge of the second loading pulse (TPE) from a first level to a second level,
    wherein the outputting the multiple gray-scale voltages comprises:

    providing the first loading pulse (TPO) to the output buffer (440) to enable the output buffer (440) to start to output the gray-scale voltages of the odd output ends to corresponding TFT sources in response to a second edge of the first loading pulse (TPO) from a second level to a first level, which second edge of the first loading pulse (TPO) immediately follows the first edge of the first loading pulse (TPO), and

    providing the second loading pulse (TPE) to the output buffer (440) to enable the output buffer (440) to start to output the gray-scale voltages of the even output ends to corresponding TFT sources in response to a second edge of the second loading pulse (TPE) from the second level to the first level, which second edge of the second loading pulse (TPE) immediately follows the first edge of the second loading pulse (TPE), at least the second edge of the first loading pulse (TPO) being not synchronous with the second edge of the second loading pulse (TPE).


     
    13. The driving method according to claim 12, wherein the providing the first loading pulse (TPO) to the output buffer (440) comprises: using the first level of the first loading pulse (TPO) as an enable signal for odd buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the odd output ends, and
    wherein the providing the second loading pulse (TPE) to the output buffer (440) comprises: using the first level of the second loading pulse (TPE) as an enable signal for even buffer units of the output buffer (440) to enable outputting of the gray-scale voltages from the even output ends, wherein one of the first loading pulse (TPO) and the second loading pulse (TPE) is obtained by delaying the other thereof.
     
    14. The driving method according to claim 12, further comprising providing a plurality of switch elements, each of the plurality of switch elements being connected in series with a respective one of the output ends of the plurality of buffer units of the output buffer (440),
    wherein the providing the first loading pulse (TPO) to the output buffer (440) comprises: providing the first loading pulse (TPO) to control ends of the switch elements connected in series with the odd output ends such that the switch elements connected in series with the odd output ends are turned on under the first level of the first loading pulse (TPO), and wherein the providing the second loading pulse (TPE) to the output buffer (440) comprises: providing the second loading pulse (TPE) to control ends of the switch elements connected in series with the even output ends such that the switch elements connected in series with the even output ends are turned on under the first level of the second loading pulse (TPE).
     


    Ansprüche

    1. Quellenansteuerungseinheit (400) für eine Verwendung in einem TFT-LCD, umfassend:

    ein Datenregister (410) zum Registrieren von zahlreichen Anzeigedaten, wobei die zahlreichen Anzeigedaten einer Vielzahl von Pixeleinheiten in einer Reihe von Pixeleinheiten des TFT-LCD entsprechen;

    ein Datenauffangregister (420) zum Auffangen der zahlreichen Anzeigedaten in dem Datenregister (410);

    einen Digital-Analog-Wandler (430) zum Wandeln der zahlreichen Anzeigedaten, die in dem Datenauffangregister (420) aufgefangen werden, in entsprechende zahlreiche Grauskalenspannungen; und

    einen Ausgangspufferspeicher (440), der eine Vielzahl von Pufferspeichereinheiten (OPA) zum Ausgeben der zahlreichen Grauskalenspannungen über Ausgangsenden der Vielzahl von Pufferspeichereinheiten umfasst, wobei die Ausgangsenden ungerade Ausgangsenden und gerade Ausgangsenden umfassen;

    dadurch gekennzeichnet, dass die Quellenansteuerungseinheit außerdem umfasst:

    einen Datendifferenzermittlungsschaltkreis (450) zum Ermitteln, nachdem eine n-te Reihe von Anzeigedaten als in dem Datenauffangregister (420) aufgefangen aktualisiert wurde, ob mindestens eine oder mehrere der jeweiligen Differenzen zwischen zahlreichen Anzeigedaten in einer (n + 1)-ten Reihe, wie sie in dem Datenregister (410) registriert sind, und zahlreichen Anzeigedaten in der n-ten Reihe, wie sie in dem Auffangregister (420) aufgefangen wurden, größer als ein erster vorbestimmter Schwellenwert (TH1) sind, wobei ein erster Ladepuls (TPO) und ein zweiter Ladepuls (TPE) erst in dem Datenauffangregister (420) und dem Ausgangspufferspeicher (440) bereitgestellt werden, nachdem ermittelt wurde, dass eine oder mehrere der jeweiligen Differenzen größer als der erste vorbestimmte Schwellenwert (TH1) sind,

    wobei das Datenauffangregister (420) eine erste Klemme zum Empfangen des ersten Ladepulses (TPO) und eine zweite Klemme zum Empfangen des zweiten Ladepulses (TPE) aufweist, wobei das Datenauffangregister (420) konfiguriert ist zum Auffangen der zahlreichen Anzeigedaten in dem Datenregister (410) als Reaktion darauf, dass eine erste Flanke des ersten Ladepulses (TPO) von einem ersten Pegel zu einem zweiten Pegel gelangt und darauf, dass eine erste Flanke des zweiten Ladepulses (TPE) von einem ersten Pegel zu einem zweiten Pegel gelangt,

    wobei der Ausgangspufferspeicher (440) konfiguriert ist zum Starten des Ausgebens von Grauskalenspannungen der ungeraden Ausgangsenden an die jeweiligen TFT-Quellen als Reaktion darauf, dass eine zweite Flanke des ersten Ladepulses (TPO) von dem zweiten Pegel zu dem ersten Pegel gelangt, wobei die zweite Flanke des ersten Ladepulses (TPO) unmittelbar auf die erste Flanke des ersten Ladepulses (TPO) folgt, und

    wobei der Ausgangspufferspeicher (440) außerdem konfiguriert ist zum Starten des Ausgebens von Grauskalenspannungen der geraden Ausgangsenden an die jeweiligen TFT-Quellen als Reaktion darauf, dass eine zweite Flanke des zweiten Ladepulses (TPE) von dem zweiten Pegel zu dem ersten Pegel gelangt, wobei die zweite Flanke des zweiten Ladepulses (TPE) unmittelbar auf die erste Flanke des zweiten Ladepulses (TPE) folgt, wobei mindestens die zweite Flanke des ersten Ladepulses (TPO) nicht synchron mit der zweiten Flanke des zweiten Ladepulses (TPE) ist.


     
    2. Quellenansteuerungseinheit (400) nach Anspruch 1, wobei der erste Pegel des ersten Ladepulses (TPO) verwendet wird als ein Aktivierungssignal für ungerade Pufferspeichereinheiten des Ausgangspufferspeichers (440), um das Ausgeben der Grauskalenspannungen von den ungeraden Ausgangsenden zu aktivieren, und wobei der erste Pegel des zweiten Ladepulses (TPE) verwendet wird als ein Aktivierungssignal für gerade Pufferspeichereinheiten des Ausgangspufferspeichers (440), um das Ausgeben der Grauskalenspannungen von den geraden Ausgangsenden zu aktivieren, wobei einer des ersten Ladepulses (TPO) und des zweiten Ladepulses (TPE) erhalten wird, indem der Andere der Beiden verzögert wird.
     
    3. Quellenansteuerungseinheit nach Anspruch 1, wobei der Ausgangspufferspeicher (440) außerdem eine Vielzahl von Schaltelementen umfasst, wobei jedes aus der Vielzahl von Schaltelementen mit einem Jeweiligen der Ausgangsenden der Vielzahl von Pufferspeichereinheit des Ausgangspufferspeichers (440) in Reihe geschaltet ist, wobei der erste Ladepuls (TPO) bereitgestellt wird, um die Enden der Schaltelemente zu steuern, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des ersten Ladepulses (TPO) eingeschaltet werden, und wobei der zweite Ladepuls (TPE) bereitgestellt wird, um die Enden der Schaltelemente zu steuern, die mit den geraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den geraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des zweiten Ladepulses (TPE) eingeschaltet werden.
     
    4. Quellenansteuerungseinheit (400) nach Anspruch 1, wobei der Datendifferenzermittlungsschaltkreis (450) konfiguriert ist zum Bereitstellen unterschiedlicher Eingaben für eine Zeitmesssteuereinheit des TFT-LCD gemäß den verschiedenen Ermittlungsergebnissen; und
    wobei der Datendifferenzermittlungsschaltkreis (450) umfasst: eine Subtraktionseinheit (451) zum Ausführen einer jeweiligen Subtraktion zwischen den zahlreichen Anzeigedaten in der (n + 1)-ten Reihe und den zahlreichen Anzeigedaten in der n-ten Reihe; und eine erste numerische Vergleichseinheit (452) zum jeweiligen Vergleichen von jedem der Subtraktionsergebnisse der Subtraktionseinheit (451) mit dem ersten vorbestimmten Schwellenwert (TH1).
     
    5. Quellenansteuerungseinheit (400) nach Anspruch 4, wobei der Datendifferenzermittlungsschaltkreis (450) außerdem umfasst: ein erstes UND-Gatter oder ein erstes ODER-Gatter (453) zum Ausführen einer UND-Operation oder einer ODER-Operation für jedes der Ausgabeergebnisse der ersten numerischen Vergleichseinheit (452), wobei eine Ausgabe des ersten UND-Gatters oder des ersten ODER-Gatters (453) der Zeitmesssteuereinheit als die Eingabe bereitgestellt wird, die ein Ermittlungsergebnis des Datendifferenzermittlungsschaltkreises (450) anzeigt, oder
    wobei der Datendifferenzermittlungsschaltkreis (450) außerdem umfasst: eine Addiereinheit zum Addieren aller Ausgabeergebnisse der ersten numerischen Vergleichseinheit (452); und eine zweite numerische Vergleichseinheit zum Vergleichen eines Additionsergebnisses der Addiereinheit mit einem zweiten vorbestimmten Schwellenwert, wobei eine Ausgabe der zweiten numerischen Vergleichseinheit der Zeitmesssteuereinheit als die Eingabe bereitgestellt wird, die ein Ermittlungsergebnis des Datendifferenzermittlungsschaltkreises anzeigt.
     
    6. Ansteuerungsschaltkreis für eine Verwendung in einem TFT-LCD, umfassend:

    mindestens eine Quellenansteuerungseinheit (400) nach Anspruch 1; und eine Zeitmesssteuereinheit zum Bereitstellen des ersten Ladepulses und des zweiten Ladepulses für das Datenauffangregister (420) und für den Ausgangspufferspeicher (440) von jeder der mindestens einen Quellenansteuerungseinheit (400).


     
    7. Ansteuerungsschaltkreis nach Anspruch 6, wobei die Zeitmesssteuereinheit konfiguriert ist zum Bereitstellen des ersten Ladepulses (TPO) für den Ausgangspufferspeicher (440), um den ersten Pegel des ersten Ladepulses (TPO) als ein Aktivierungssignal für ungerade Pufferspeichereinheiten des Ausgangspufferspeichers (440) zu verwenden, um das Ausgeben der Grauskalenspannungen von den ungeraden Ausgangsenden zu aktivieren; und wobei die Zeitmesssteuereinheit außerdem konfiguriert ist zum Bereitstellen des zweiten Ladepulses (TPE) für den Ausgangspufferspeicher (440), um den ersten Pegel des zweiten Ladepulses (TPE) als ein Aktivierungssignal für gerade Pufferspeichereinheiten des Ausgangspufferspeichers (440) zu verwenden, um das Ausgeben der Grauskalenspannungen von den geraden Ausgangsenden zu aktivieren, wobei einer des ersten Ladepulses (TPO) und des zweiten Ladepulses (TPE) erhalten wird, indem der Andere der Beiden verzögert wird.
     
    8. Ansteuerungsschaltkreis nach Anspruch 6, wobei der Ausgangspufferspeicher(440) außerdem eine Vielzahl von Schaltelementen umfasst, wobei jedes aus der Vielzahl von Schaltelementen mit einem Jeweiligen der Ausgangsenden der Vielzahl von Pufferspeichereinheit des Ausgangspufferspeichers (440) in Reihe geschaltet ist, wobei die Zeitmesssteuereinheit konfiguriert ist zum Bereitstellen des ersten Ladepulses (TPO), um die Enden der Schaltelemente zu steuern, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des ersten Ladepulses (TPO) eingeschaltet werden, und zum Bereitstellen des zweiten Ladepulses (TPE), um die Enden der Schaltelemente zu steuern, die mit den geraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den geraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des zweiten Ladepulses (TPE) eingeschaltet werden.
     
    9. Ansteuerungsschaltkreis nach Anspruch 6, wobei der Datendifferenzermittlungsschaltkreis (450) konfiguriert ist zum Bereitstellen unterschiedlicher Eingaben für die Zeitmesssteuereinheit gemäß den verschiedenen Ermittlungsergebnissen; und
    wobei die Zeitmesssteuereinheit konfiguriert ist zum Bereitstellen des ersten Ladepulses (TPO) und des zweiten Ladepulses (TPE) als Reaktion auf die Eingabe von dem Datendifferenzermittlungsschaltkreis (450), die anzeigt, dass die mindestens eine oder mehrere der jeweiligen Differenzen zwischen den zahlreichen Anzeigedaten in der (n + 1)-ten Reihe und den zahlreichen Anzeigedaten in der n-ten Reihe größer als der erste vorbestimmte Schwellenwert (TH1) ist; und
    wobei der Datendifferenzermittlungsschaltkreis (450) umfasst: eine Subtraktionseinheit (451) zum Ausführen einer jeweiligen Subtraktion zwischen den zahlreichen Anzeigedaten in der (n + 1)-ten Reihe und den zahlreichen Anzeigedaten in der n-ten Reihe, und eine erste numerische Vergleichseinheit (452) zum jeweiligen Vergleichen von jedem der Subtraktionsergebnisse der Subtraktionseinheit mit dem ersten vorbestimmten Schwellenwert (TH1).
     
    10. Ansteuerungsschaltkreis nach Anspruch 9, wobei der Datendifferenzermittlungsschaltkreis (450) außerdem umfasst: ein erstes UND-Gatter oder ein erstes ODER-Gatter (453) zum Ausführen einer UND-Operation oder einer ODER-Operation für jedes der Ausgabeergebnisse der ersten numerischen Vergleichseinheit (452), wobei eine Ausgabe des ersten UND-Gatters oder des ersten ODER-Gatters (453) für die Zeitmesssteuereinheit als die Eingabe bereitgestellt wird, die ein Ermittlungsergebnis des Datendifferenzermittlungsschaltkreises (450) anzeigt, oder
    wobei der Datendifferenzermittlungsschaltkreis (450) außerdem umfasst: eine Addiereinheit zum Addieren aller Ausgabeergebnisse der ersten numerischen Vergleichseinheit (452); und eine zweite numerische Vergleichseinheit zum Vergleichen eines Additionsergebnisses der Addiereinheit mit einem zweiten vorbestimmten Schwellenwert, wobei eine Ausgabe der zweiten numerischen Vergleichseinheit der Zeitmesssteuereinheit als die Eingabe bereitgestellt wird, die ein Ermittlungsergebnis des Datendifferenzermittlungsschaltkreises anzeigt.
     
    11. Ansteuerungsschaltkreis nach Anspruch 10, wobei der Ansteuerungsschaltkreis eine Vielzahl von Quellenansteuerungseinheiten (400) umfasst, und wobei der Ansteuerungsschaltkreis außerdem umfasst: ein zweites UND-Gatter oder ein zweites ODER-Gatter zum Ausführen einer UND-Operation oder einer ODER-Operation für Ausgaben von den Datendifferenzermittlungsschaltkreisen (450) der Vielzahl von Quellenansteuerungseinheiten (400), wobei eine Ausgabe des zweiten UND-Gatters oder des zweiten ODER-Gatters für die Zeitmesssteuereinheit als die Eingabe bereitgestellt wird, die ein abschließendes Ermittlungsergebnis der Datendifferenzermittlungsschaltkreise (450) anzeigt.
     
    12. Ansteuerungsverfahren für eine Verwendung in einem TFT-LCD, umfassend:

    Bereitstellen eines ersten Ladepulses (TPO) und eines zweiten Ladepulses (TPE);

    Auffangen von zahlreichen Anzeigedaten;

    Umwandeln der zahlreichen aufgefangenen Anzeigedaten in zahlreiche Grauskalenspannungen; und

    Ausgeben der zahlreichen Grauskalenspannungen über Ausgangsenden einer Vielzahl von Pufferspeichereinheiten eines Ausgangspufferspeichers (440), wobei die Ausgangsenden ungerade Ausgangsenden und gerade Ausgangsenden umfassen;

    dadurch gekennzeichnet, dass das Ansteuerungsverfahren außerdem umfasst:

    Ermitteln, nachdem eine n-te Reihe von aufgefangenen Anzeigedaten aktualisiert wurde, ob mindestens eine oder mehrere der jeweiligen Differenzen zwischen zahlreichen Anzeigedaten in einer (n + 1)-ten Reihe und zahlreichen Anzeigedaten in der n-ten Reihe größer als ein erster vorbestimmter Schwellenwert (TH1) sind,

    wobei das Bereitstellen ein Bereitstellen des ersten Ladepulses (TPO) und des zweiten Ladepulses (TPE) erst umfasst, nachdem ermittelt wurde, dass eine oder mehrere der jeweiligen Differenzen größer als der erste vorbestimmte Schwellenwert (TH1) sind,

    wobei das Auffangen ein Auffangen der zahlreichen Anzeigedaten als Reaktion darauf umfasst, dass eine erste Flanke des ersten Ladepulses (TPO) von einem ersten Pegel zu einem zweiten Pegel gelangt und darauf, dass eine erste Flanke des zweiten Ladepulses (TPE) von einem ersten Pegel zu einem zweiten Pegel gelangt,

    wobei das Ausgeben der zahlreichen Grauskalenspannungen umfasst:

    Bereitstellen des ersten Ladepulses (TPO) für den Ausgangspufferspeicher (440), um den Ausgangspufferspeicher (440) zum Starten der Ausgabe der Grauskalenspannungen der ungeraden Ausgangsenden an entsprechende TFT-Quellen als Reaktion darauf zu aktivieren, dass eine zweite Flanke des ersten Ladepulses (TPO) von einem zweiten Pegel zu einem ersten Pegel gelangt, wobei die zweite Flanke des ersten Ladepulses (TPO) unmittelbar auf die erste Flanke des ersten Ladepulses (TPO) folgt, und

    Bereitstellen des zweiten Ladepulses (TPE) für den Ausgangspufferspeicher (440), um den Ausgangspufferspeicher (440) zum Starten der Ausgabe der Grauskalenspannungen der geraden Ausgangsenden an entsprechende TFT-Quellen als Reaktion darauf zu aktivieren, dass eine zweite Flanke des zweiten Ladepulses (TPE) von dem zweiten Pegel zu dem ersten Pegel gelangt, wobei die zweite Flanke des zweiten Ladepulses (TPE) unmittelbar auf die erste Flanke des zweiten Ladepulses (TPE) folgt, wobei mindestens die zweite Flanke des ersten Ladepulses (TPO) nicht synchron mit der zweiten Flanke des zweiten Ladepulses (TPE) ist.


     
    13. Ansteuerungsverfahren nach Anspruch 12,
    wobei das Bereitstellen des ersten Ladepulses (TPO) für den Ausgangspufferspeicher (440) umfasst: Verwenden des ersten Pegels des ersten Ladepulses (TPO) als ein Aktivierungssignal für ungerade Pufferspeichereinheiten des Ausgangspufferspeichers (440), um das Ausgeben der Grauskalenspannungen von den ungeraden Ausgangsenden zu aktivieren, und
    wobei das Bereitstellen des zweiten Ladepulses (TPE) für den Ausgangspufferspeicher (440) umfasst: Verwenden des ersten Pegels des zweiten Ladepulses (TPE) verwendet wird als ein Aktivierungssignal für gerade Pufferspeichereinheiten des Ausgangspufferspeichers (440), um das Ausgeben der Grauskalenspannungen von den geraden Ausgangsenden zu aktivieren, wobei einer des ersten Ladepulses (TPO) und des zweiten Ladepulses (TPE) erhalten wird, indem der Andere der Beiden verzögert wird.
     
    14. Ansteuerungsverfahren nach Anspruch 12, das außerdem ein Bereitstellen einer Vielzahl von Schaltelementen umfasst, wobei jedes aus der Vielzahl von Schaltelementen mit einem Jeweiligen der Ausgangsenden der Vielzahl von Pufferspeichereinheit des Ausgangspufferspeichers (440) in Reihe geschaltet ist,
    wobei das Bereitstellen des ersten Ladepulses (TPO) für den Ausgangspufferspeicher (440) umfasst:

    Bereitstellen des ersten Ladepulses (TPO), um die Enden der Schaltelemente zu steuern, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den ungeraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des ersten Ladepulses (TPO) eingeschaltet werden, und

    wobei das Bereitstellen des zweiten Ladepulses (TPE) für den Ausgangspufferspeicher (440) umfasst:

    Bereitstellen des zweiten Ladepulses (TPE), um die Enden der Schaltelemente zu steuern, die mit den geraden Ausgangsenden in Reihe geschaltet sind, sodass die Schaltelemente, die mit den geraden Ausgangsenden in Reihe geschaltet sind, unterhalb des ersten Pegels des zweiten Ladepulses (TPE) eingeschaltet werden.


     


    Revendications

    1. Excitateur de source (400) pour l'utilisation dans un TFT-LCD, comprenant :

    un registre de données (410) pour enregistrer de multiples données d'affichage, les multiples données d'affichage correspondant à une pluralité d'unités de pixel dans une rangée d'unités de pixel du TFT-LCD ;

    un verrou de données (420) pour verrouiller les multiples données d'affichage dans le registre de données (410) ;

    un convertisseur numérique-analogique (430) pour convertir les multiples données d'affichage verrouillées dans le verrou de données (420) en de multiples tensions d'échelle de gris correspondantes ; et

    un tampon de sortie (440), comprenant une pluralité d'unités de tampon (OPA), pour sortir les multiples tensions d'échelle de gris par l'intermédiaire d'extrémités de sortie de la pluralité d'unités de tampon, les extrémités de sortie comprenant des extrémités de sortie impairs et des extrémités de sortie pairs ;

    caractérisé en ce qu'il comprend en outre :

    un circuit de détermination de différence de données (450) pour déterminer, lors de l'actualisation d'une n-ième rangée de données d'affichage telles que verrouillées dans le verrou de données (420), le fait qu'au moins une ou plusieurs de différences respectives entre de multiples données d'affichage dans une (n+1)-ième rangée telle qu'enregistrée dans le registre de données (410) et de multiples données d'affichage dans la n-ième rangée telle que verrouillée dans le verrou de données (420) sont, ou ne sont pas, supérieures à un premier seuil prédéterminé (TH1), dans lequel une première impulsion de chargement (TPO) et une seconde impulsion de chargement (TPE) sont fournies au verrou de données (420) et au tampon de sortie (440) seulement lors d'une détermination que les au moins une ou plusieurs des différences respectives sont supérieures au premier seuil prédéterminé (TH1),

    dans lequel le verrou de données (420) a une première borne pour recevoir la première impulsion de chargement (TPO) et une seconde borne pour recevoir la seconde impulsion de chargement (TPE), le verrou de données (420) étant configuré pour verrouiller les multiples données d'affichage dans le registre de données (410) en réponse à un premier front de la première impulsion de chargement (TPO) d'un premier niveau à un second niveau et un premier front de la seconde impulsion de chargement (TPE) d'un premier niveau à un second niveau,

    dans lequel le tampon de sortie (440) est configuré pour commencer d'envoyer des tensions d'échelle de gris des extrémités de sortie impairs à des sources de TFT correspondantes en réponse à un second front de la première impulsion de chargement (TPO) du second niveau au premier niveau, lequel second front de la première impulsion de chargement (TPO) suit immédiatement le premier front de la première impulsion de chargement (TPO), et

    dans lequel le tampon de sortie (440) est en outre configuré pour commencer d'envoyer des tensions d'échelle de gris des extrémités de sortie pairs à des sources de TFT correspondantes en réponse à un second front de la seconde impulsion de chargement (TPE) du second niveau au premier niveau, lequel second front de la seconde impulsion de chargement (TPE) suit immédiatement le premier front de la seconde impulsion de chargement (TPE), au moins le second front de la première impulsion de chargement (TPO) n'étant pas synchrone au second front de la seconde impulsion de chargement (TPE).


     
    2. Excitateur de source (400) selon la revendication 1, dans lequel le premier niveau de la première impulsion de chargement (TPO) est utilisé en tant que signal de validation pour des unités de tampon impairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie impairs, et le premier niveau de la seconde impulsion de chargement (TPE) est utilisé en tant que signal de validation pour des unités de tampon pairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie pairs, dans lequel une de la première impulsion de chargement (TPO) et de la seconde impulsion de chargement (TPE) est obtenue en retardant l'autre de celles-ci.
     
    3. Excitateur de source selon la revendication 1, dans lequel le tampon de sortie (440) comprend en outre une pluralité d'éléments de commutation, chacun de la pluralité d'éléments de commutation est connecté en série à une respective des extrémités de sortie de la pluralité d'unités de tampon du tampon de sortie (440), dans lequel la première impulsion de chargement (TPO) est fournie à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie impairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie impairs soient allumés sous le premier niveau de la première impulsion de chargement (TPO), et la seconde impulsion de chargement (TPE) est fournie à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie pairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie pairs soient allumés sous le premier niveau de la seconde impulsion de chargement (TPE).
     
    4. Excitateur de source (400) selon la revendication 1, dans lequel le circuit de détermination de différence de données (450) est configuré pour fournir différentes entrées à un dispositif de commande de synchronisation du TFT-LCD selon différents résultats de détermination ; et
    dans lequel le circuit de détermination de différence de données (450) comprend un soustracteur (451) pour réaliser une soustraction entre les multiples données d'affichage dans la (n+1)-ième rangée et les multiples données d'affichage dans la n-ième rangée, respectivement, et un premier comparateur numérique (452) pour comparer chacun de résultats de soustraction du soustracteur (451) au premier seuil prédéterminé (TH1), respectivement.
     
    5. Excitateur de source (400) selon la revendication 4, dans lequel le circuit de détermination de différence de données (450) comprend en outre une première porte ET ou première porte OU (453) pour réaliser une opération ET ou opération OU pour chacun de résultats de sortie du premier comparateur numérique (452), une sortie de la première porte ET ou première porte OU (453) étant fournie au dispositif de commande de synchronisation en tant qu'entrée indiquant un résultat de détermination du circuit de détermination de différence de données (450), ou
    dans lequel le circuit de détermination de différence de données (450) comprend en outre un additionneur pour additionner chacun des résultats de sortie du premier comparateur numérique (452) et un second comparateur numérique pour comparer un résultat d'addition de l'additionneur à un second seuil prédéterminé, une sortie du second comparateur numérique étant fournie au dispositif de commande de synchronisation en tant qu'entrée indiquant un résultat de détermination du circuit de détermination de différence de données.
     
    6. Circuit d'excitation pour l'utilisation dans un TFT-LCD, comprenant :

    au moins un excitateur de source (400) selon la revendication 1 ; et

    un dispositif de commande de synchronisation pour fournir la première impulsion de chargement et la seconde impulsion de chargement au verrou de données (420) et au tampon de sortie (440) de chacun de l'au moins un excitateur de source (400).


     
    7. Circuit d'excitation selon la revendication 6, dans lequel le dispositif de commande de synchronisation est configuré pour fournir la première impulsion de chargement (TPO) au tampon de sortie (440) pour utiliser le premier niveau de la première impulsion de chargement (TPO) en tant que signal de validation pour des unités de tampon impairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie impairs, et le dispositif de commande de synchronisation est en outre configuré pour fournir la seconde impulsion de chargement (TPE) au tampon de sortie (440) pour utiliser le premier niveau de la seconde impulsion de chargement (TPE) en tant que signal de validation pour des unités de tampon pairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie pairs, dans lequel une de la première impulsion de chargement (TPO) et de la seconde impulsion de chargement (TPE) est obtenue en retardant l'autre de celles-ci.
     
    8. Circuit d'excitation selon la revendication 6, dans lequel le tampon de sortie (440) comprend en outre une pluralité d'éléments de commutation, chacun de la pluralité d'éléments de commutation est connecté en série à une respective des extrémités de sortie de la pluralité d'unités de tampon du tampon de sortie (440), dans lequel le dispositif de commande de synchronisation est configuré pour fournir la première impulsion de chargement (TPO) à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie impairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie impairs soient allumés sous le premier niveau de la première impulsion de chargement (TPO), et pour fournir la seconde impulsion de chargement (TPE) à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie pairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie pairs soient allumés sous le premier niveau de la seconde impulsion de chargement (TPE).
     
    9. Circuit d'excitation selon la revendication 6, dans lequel le circuit de détermination de différence de données (450) est configuré pour fournir différentes entrées au dispositif de commande de synchronisation selon différents résultats de détermination ;
    dans lequel le dispositif de commande de synchronisation est configuré pour fournir la première impulsion de chargement (TPO) et la seconde impulsion de chargement (TPE) en réponse à l'entrée provenant du circuit de détermination de différence de données (450) qui indique que les au moins une ou plusieurs des différences respectives entre les multiples données d'affichage dans la (n+1)-ième rangée et les multiples données d'affichage dans la n-ième rangée sont supérieures au premier seuil prédéterminé (TH1) ; et
    dans lequel le circuit de détermination de différence de données (450) comprend un soustracteur (451) pour réaliser une soustraction entre les multiples données d'affichage dans la (n+1)-ième rangée et les multiples données d'affichage dans la n-ième rangée, respectivement, et un premier comparateur numérique (452) pour comparer chacun de résultats de soustraction du soustracteur au premier seuil prédéterminé (TH1), respectivement.
     
    10. Circuit d'excitation selon la revendication 9, dans lequel le circuit de détermination de différence de données (450) comprend en outre une première porte ET ou première porte OU (453) pour réaliser une opération ET ou opération OU pour chacun de résultats de sortie du premier comparateur numérique (452), une sortie de la première porte ET ou première porte OU (453) étant fournie au dispositif de commande de synchronisation en tant qu'entrée indiquant un résultat de détermination du circuit de détermination de différence de données (450), ou
    dans lequel le circuit de détermination de différence de données (450) comprend en outre un additionneur pour additionner chacun des résultats de sortie du premier comparateur numérique (452) et un second comparateur numérique pour comparer un résultat d'addition de l'additionneur à un second seuil prédéterminé, une sortie du second comparateur numérique étant fournie au dispositif de commande de synchronisation en tant qu'entrée indiquant un résultat de détermination du circuit de détermination de différence de données.
     
    11. Circuit d'excitation selon la revendication 10, dans lequel le circuit d'excitation comprend une pluralité des excitateurs de source (400), et dans lequel le circuit d'excitation comprend en outre une seconde porte ET ou seconde porte OU pour réaliser une opération ET ou opération OU pour des sorties provenant des circuits de détermination de différence de données (450) de la pluralité d'excitateurs de source (400), une sortie de la seconde porte ET ou seconde porte OU étant fournie au dispositif de commande de synchronisation en tant qu'entrée indiquant un résultat de détermination final des circuits de détermination de différence de données (450).
     
    12. Procédé d'excitation pour l'utilisation dans un TFT-LCD, comprenant :

    la fourniture d'une première impulsion de chargement (TPO) et d'une seconde impulsion de chargement (TPE) ;

    le verrouillage de multiples données d'affichage ;

    la conversation des multiples données d'affichage telles que verrouillée en de multiples tensions d'échelle de gris correspondantes ; et

    la sortie des multiples tensions d'échelle de gris par l'intermédiaire d'extrémités de sortie d'une pluralité d'unités de tampon d'un tampon de sortie (440), les extrémités de sortie comprenant des extrémités de sortie impairs et des extrémités de sortie pairs ;

    caractérisé en ce qu'il comprend en outre :

    la détermination, lors de l'actualisation d'une n-ième rangée de données d'affichage telles que verrouillées, le fait qu'au moins une ou plusieurs de différences respectives entre de multiples données d'affichage dans une (n+1)-ième rangée et de multiples données d'affichage dans la n-ième rangée sont, ou ne sont pas, supérieures à un premier seuil prédéterminé (TH1),

    dans lequel la fourniture comprend la fourniture de la première impulsion de chargement (TPO) et de la seconde impulsion de chargement (TPE) seulement lors d'une détermination que les au moins une ou plusieurs des différences respectives sont supérieures au premier seuil prédéterminé (TH1),

    dans lequel le verrouillage comprend le verrouillage des multiples données d'affichage en réponse à un premier front de la première impulsion de chargement (TPO) d'un premier niveau à un second niveau et un premier front de la seconde impulsion de chargement (TPE) d'un premier niveau à un second niveau,

    dans lequel la sortie des multiples tensions d'échelle de gris comprend :

    la fourniture de la première impulsion de chargement (TPO) au tampon de sortie (440) pour permettre au tampon de sortie (440) de commencer d'envoyer les tensions d'échelle de gris des extrémités de sortie impairs à des sources de TFT correspondantes en réponse à un second front de la première impulsion de chargement (TPO) d'un second niveau à un premier niveau, lequel second front de la première impulsion de chargement (TPO) suit immédiatement le premier front de la première impulsion de chargement (TPO), et

    la fourniture de la seconde impulsion de chargement (TPE) au tampon de sortie (440) pour permettre au tampon de sortie (440) de commencer d'envoyer les tensions d'échelle de gris des extrémités de sortie pairs à des sources de TFT correspondantes en réponse à un second front de la seconde impulsion de chargement (TPE) du second niveau au premier niveau, lequel second front de la seconde impulsion de chargement (TPE) suit immédiatement le premier front de la seconde impulsion de chargement (TPE), au moins le second front de la première impulsion de chargement (TPO) n'étant pas synchrone au second front de la seconde impulsion de chargement (TPE).


     
    13. Procédé d'excitation selon la revendication 12, dans lequel la fourniture de la première impulsion de chargement (TPO) au tampon de sortie (440) comprend :

    l'utilisation du premier niveau de la première impulsion de chargement (TPO) en tant que signal de validation pour des unités de tampon impairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie impairs, et

    dans lequel la fourniture de la seconde impulsion de chargement (TPE) au tampon de sortie (440) comprend : l'utilisation du premier niveau de la seconde impulsion de chargement (TPE) en tant que signal de validation pour des unités de tampon pairs du tampon de sortie (440) pour valider la sortie des tensions d'échelle de gris à partir des extrémités de sortie pairs, dans lequel une de la première impulsion de chargement (TPO) et de la seconde impulsion de chargement (TPE) est obtenue en retardant l'autre de celles-ci.


     
    14. Procédé d'excitation selon la revendication 12, comprenant en outre

    la fourniture d'une pluralité d'éléments de commutation, chacun de la pluralité d'éléments de commutation étant connecté en série à une respective des extrémités de sortie de la pluralité d'unités de tampon du tampon de sortie (440),

    dans lequel la fourniture de la première impulsion de chargement (TPO) au tampon de sortie (440) comprend : la fourniture de la première impulsion de chargement (TPO) à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie impairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie impairs soient allumés sous le premier niveau de la première impulsion de chargement (TPO), et dans lequel la fourniture de la seconde impulsion de chargement (TPE) au tampon de sortie (440) comprend :

    la fourniture de la seconde impulsion de chargement (TPE) à des extrémités de commande des éléments de commutation connectés en série aux extrémités de sortie pairs de telle sorte que les éléments de commutation connectés en série aux extrémités de sortie pairs soient allumés sous le premier niveau de la seconde impulsion de chargement (TPE).


     




    Drawing












    REFERENCES CITED IN THE DESCRIPTION



    This list of references cited by the applicant is for the reader's convenience only. It does not form part of the European patent document. Even though great care has been taken in compiling the references, errors or omissions cannot be excluded and the EPO disclaims all liability in this regard.

    Patent documents cited in the description