(19)
(11)EP 3 667 922 A1

(12)DEMANDE DE BREVET EUROPEEN

(43)Date de publication:
17.06.2020  Bulletin  2020/25

(21)Numéro de dépôt: 19214884.9

(22)Date de dépôt:  10.12.2019
(51)Int. Cl.: 
H03L 7/24(2006.01)
(84)Etats contractants désignés:
AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR
Etats d'extension désignés:
BA ME
Etats de validation désignés:
KH MA MD TN

(30)Priorité: 11.12.2018 FR 1872714

(71)Demandeur: Commissariat à l'énergie atomique et aux énergies alternatives
75015 Paris (FR)

(72)Inventeur:
  • BADETS, Franck
    38054 GRENOBLE CEDEX 09 (FR)

(74)Mandataire: Brevalex 
95, rue d'Amsterdam
75378 Paris Cedex 8
75378 Paris Cedex 8 (FR)

  


(54)OSCILLATEUR VERROUILLE PAR INJECTION A IMPEDANCE DE CHARGE VARIABLE


(57) Oscillateur (100) verrouillé par injection comprenant :
- une entrée de commande recevant un signal de commande, la valeur de la fréquence propre de l'oscillateur étant fonction de l'amplitude du signal de commande ;
- une entrée de synchronisation recevant un signal de synchronisation périodique, l'oscillateur délivrant un signal de sortie de fréquence égale à celle du signal de synchronisation et tel qu'un déphasage entre le signal de sortie et le signal de synchronisation soit fonction d'une différence entre la fréquence propre de l'oscillateur et la fréquence du signal de synchronisation ;
- une première impédance de charge (108) sur laquelle un signal de charge est appliqué ;
- une deuxième impédance de charge (114) ;
- un premier composant de couplage (116) couplant périodiquement, à la fréquence de synchronisation la deuxième impédance de charge à la première impédance de charge.




Description

DOMAINE TECHNIQUE ET ART ANTÉRIEUR



[0001] L'invention porte sur le domaine des oscillateurs verrouillés par injection, notamment celui des oscillateurs à très faible consommation électrique et/ou utilisés dans des environnements à fortes variations de température.

[0002] Tout oscillateur a une fréquence propre, ou fréquence d'oscillation libre, f0, c'est-à-dire une fréquence à laquelle oscille l'oscillateur lorsqu'il n'est soumis à aucun signal d'injection, également appelé signal de synchronisation. L'oscillateur peut osciller à une fréquence finj d'un signal d'injection reçu par l'oscillateur, envoyé par exemple depuis un autre oscillateur, sous réserve que la puissance du signal d'injection soit suffisante et que la fréquence finj ne soit pas trop éloignée de la fréquence propre f0 de l'oscillateur. Cette propriété, appelée verrouillage par injection, est commune à tous les types d'oscillateurs : électriques, mécaniques, optiques, biologiques, etc.

[0003] Les oscillateurs sont caractérisés par une plage de fréquence de verrouillage qui correspond à la plage de fréquence du signal d'injection qui entraine le verrouillage de l'oscillateur sur la fréquence finj. Cette plage de fréquence dépend notamment de la topologie de l'oscillateur et de la puissance du signal d'injection.

[0004] Les oscillateurs verrouillés par injection sont principalement utilisés dans les circuits radiofréquences et millimétriques comme multiplieurs ou diviseurs de fréquence.

[0005] Les oscillateurs verrouillés par injection peuvent être utilisés également comme déphaseur. En effet, lorsque l'oscillateur est verrouillé par un signal d'injection de fréquence finj, le déphasage du signal de sortie de l'oscillateur (qui a pour fréquence finj) par rapport au signal d'injection est fonction de l'écart de fréquence finj - f0. En modifiant la fréquence propre f0 de l'oscillateur, par exemple en appliquant un signal sur une entrée analogique de contrôle de la fréquence propre f0 de l'oscillateur (comme c'est le cas pour un oscillateur commandé en tension, ou VCO), il est possible de réaliser un déphaseur programmable.

[0006] Un tel déphaseur peut être utilisé pour former un circuit d'interface de capteur servant à détecter une activité d'un capteur. Le document EP 3 312 568 A1 décrit par exemple l'utilisation d'un tel déphaseur dans un circuit d'interface de capteur.

[0007] Dans le domaine de l'Internet des Objets (IOT), on cherche à réaliser des interfaces de capteurs ayant une très faible consommation électrique et qui fonctionnent correctement même lorsqu'elles sont soumises à d'importantes variations de tension d'alimentation et de température. Une telle interface de capteur peut réaliser un traitement de signal numérique dans le domaine temporel, c'est-à-dire convertir un signal analogique mesuré en un signal numérique temporel (dont l'information correspond par exemple à la phase ou à la fréquence du signal), ce qui permet d'obtenir une bonne robustesse par rapport aux variations de température et d'alimentation. Plus particulièrement, ces architectures font appel à des circuits assurant une conversion analogique / temps qui peuvent être réalisés par des oscillateurs verrouillés par injection utilisés en déphaseur.

[0008] Le procédé généralement utilisé pour verrouiller par injection un oscillateur électrique consiste à appliquer un courant de fréquence f0 sur un nœud de l'oscillateur, ou à appliquer une tension de fréquence f0 sur une branche de l'oscillateur. En pratique, il est plus facile d'injecter un courant dans un nœud d'un oscillateur que de superposer une tension à une branche de l'oscillateur. Par contre, les signaux communément utilisés sont généralement des tensions. Une solution proposée consiste à injecter une tension de fréquence f0 sur la grille d'un transistor afin de la convertir en un courant.

[0009] Un autre mode de verrouillage utilisé pour réaliser un verrouillage sur une fréquence harmonique de f0 consiste à moduler la polarisation de l'oscillateur en fonction du signal d'injection.

[0010] La figure 1 représente schématiquement un oscillateur 10 verrouillé par injection utilisé comme déphaseur. L'oscillateur 10 comporte une bascule D 12 ayant une entrée de données D sur laquelle un potentiel électrique d'alimentation VDD est appliqué. Une sortie Q de la bascule D 12 est reliée à la grille d'un premier transistor 14. L'une des électrodes de source ou de drain du premier transistor 14 est reliée à la masse et l'autre des électrodes de source ou de drain du premier transistor 14 est reliée à un premier nœud 16. Une première électrode d'un premier condensateur 18 est reliée à ce premier nœud 16. Une deuxième électrode du premier condensateur 18 est reliée à la masse. Un courant de charge l0 est appliqué sur le premier nœud 16. Ce courant de charge l0 correspond ici à un signal de commande reçu par l'oscillateur 10 (la réception de ce signal est symbolisée par une source de courant sur la figure 1), par exemple un signal délivré par un capteur lorsque l'oscillateur 10 est utilisé pour former une interface de capteur. Le premier nœud 16 est également relié à l'entrée d'un premier inverseur 20. La sortie du premier inverseur 20 est reliée à l'entrée d'un deuxième inverseur 22. La sortie du deuxième inverseur 22 est reliée à l'entrée d'horloge de la bascule D 12.

[0011] La sortie Q de la bascule D 12 est également reliée à l'entrée d'un troisième inverseur 24 dont la sortie est reliée à la grille d'un deuxième transistor 26. L'une des électrodes de source ou de drain du deuxième transistor 26 est reliée à la masse et l'autre des électrodes de source ou de drain du deuxième transistor 26 est reliée à un deuxième nœud 28. Une première électrode d'un deuxième condensateur 30 est reliée au deuxième nœud 28, et une deuxième électrode du deuxième condensateur 30 est reliée à la masse. Le courant l0 est appliqué sur le deuxième nœud 28. Le deuxième nœud 28 est également relié à l'entrée d'un quatrième inverseur 32. La sortie du quatrième inverseur 32 est reliée à une entrée de réinitialisation de la bascule D 12.

[0012] L'oscillateur 10 comporte également un circuit d'injection 34. Le circuit d'injection 34 comporte quatre transistors MOS utilisés comme interrupteurs et reliés entre eux de manière similaire aux pompes de charge des boucles de verrouillage de phase. Des signaux de synchronisation Vsync et Vsync_b (signal inverse de Vsync), correspondant à des signaux périodiques de fréquence finj, sont appliqués sur les grilles des quatre transistors MOS, afin que le circuit 34 délivre sur les nœuds 16 et 28 un signal d'injection de fréquence finj, correspondant à un courant Iinj. Les signaux de synchronisation Vsync et Vsync_b sont par exemple fournis par un autre oscillateur.

[0013] Le circuit 34 a pour fonction d'ajouter et de retrancher, de manière alternée, le courant Iinj du courant I0 au rythme des signaux de synchronisation, c'est-à-dire à la fréquence finj. Les premier et deuxième condensateurs 18, 30 sont chargés alternativement. L'oscillateur 10 oscille à la fréquence des signaux de synchronisation, c'est-à-dire à la fréquence finj, et ajuste le déphasage du signal obtenu sur une sortie 36 de l'oscillateur 10 (correspondant au signal délivré sur la sortie Q de la bascule D 12) par rapport au signal d'injection de façon à ce que la valeur du courant de charge traversant les condensateurs 18 et 30 soit égale à la valeur du courant qu'il aurait fallu utiliser pour que, sans injection, la fréquence d'oscillation libre de l'oscillateur 10 soit égale à la fréquence du signal d'injection.

[0014] Dans l'oscillateur 10, le déphasage ϕ obtenu entre le signal délivré sur la sortie 36 et le signal d'injection s'exprime par l'équation suivante :



[0015] Si les courants I0 et Iinj étaient issus d'une même source de courant, ces courants présenteraient la même dépendance en température, ce qui permettrait de minimiser les variations du déphasage ϕ en fonction de la température. Toutefois, en pratique, ces courants ne sont pas issus d'une même source de courant et les erreurs d'appariement ne permettent pas de garantir une même dépendance à la température des différentes sources de courant, surtout pour des grandes variations de température par exemple supérieures à 100°C. Ces deux grandeurs, I0 et Iinj, ayant dans le cas général des comportements en température différents, la plage de fréquence de verrouillage de l'oscillateur 10 dépend donc de la température de l'environnement de fonctionnement de l'oscillateur 10. Un tel oscillateur 10 n'est pas donc pas adapté pour fonctionner dans des environnements soumis à des contraintes en température importantes.

[0016] En outre, les courants Iinj et I0 dépendent de la tension d'alimentation VDD de l'oscillateur 10. Les défauts d'appariement des sources de courant desquelles sont issus ces courants empêchent d'obtenir une dépendance identique à la tension d'alimentation. Ainsi, le déphasage obtenu dépend également de la tension d'alimentation VDD de l'oscillateur 10.

[0017] De plus, l'oscillateur 10 requiert que le courant Iinj soit constamment fourni pour qu'il puisse se verrouiller. La consommation électrique liée à cette injection de courant est pénalisante, notamment lorsque l'oscillateur 10 est destiné à être utilisé pour des applications à très faible consommation électrique, comme par exemple dans le domaine de l'IOT.

EXPOSÉ DE L'INVENTION



[0018] Un but de la présente invention est de proposer un oscillateur verrouillé par injection ayant une consommation électrique réduite par rapport aux oscillateurs verrouillés par injection de l'art antérieur, et qui soit adapté pour fonctionner dans des environnements soumis à d'importants changements de température.

[0019] Pour cela, la présente invention propose un oscillateur verrouillé par injection comprenant au moins :
  • une ou plusieurs entrées de commande destinées à recevoir un ou plusieurs signaux de commande, l'oscillateur étant configuré tel que la valeur de sa fréquence propre, ou fréquence d'oscillation libre, soit fonction de l'amplitude du ou des signaux de commande ;
  • une entrée de synchronisation destinée à recevoir un signal de synchronisation périodique, l'oscillateur étant configuré pour délivrer, lorsque l'oscillateur est verrouillé à la fréquence du signal de synchronisation, un signal de sortie de fréquence égale à la fréquence du signal de synchronisation et tel qu'un déphasage entre le signal de sortie et le signal de synchronisation soit fonction d'une différence entre la fréquence propre de l'oscillateur et la fréquence du signal de synchronisation ;
  • une première impédance de charge, l'oscillateur étant configuré tel qu'un signal de charge, correspondant par exemple à un courant de charge, soit appliqué sur la première impédance de charge ;
  • une deuxième impédance de charge ;
  • un premier composant de couplage configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, la deuxième impédance de charge à la première impédance de charge.


[0020] Un tel oscillateur propose un nouveau mode de verrouillage par injection permettant de réduire la consommation de l'oscillateur. En effet, dans cet oscillateur, le verrouillage par injection est réalisé en changeant périodiquement, à la fréquence du signal de synchronisation, la valeur de l'impédance de charge qui passe de la valeur de la première impédance de charge seule à la valeur de l'ensemble formé des première et deuxième impédances de charge. Dans cet oscillateur, le verrouillage n'est donc pas obtenu en injectant périodiquement un courant d'injection dans l'oscillateur mais en modifiant périodiquement la valeur de l'impédance de charge, ce qui permet de réduire la consommation électrique de l'oscillateur. Par exemple, un tel oscillateur peut consommer quelques nW seulement.

[0021] Un tel oscillateur est donc avantageusement utilisé dans les domaines qui sont contraignants en termes de consommation électrique, comme par exemple celui de l'IOT.

[0022] De plus, dans cet oscillateur, la plage de fréquence de verrouillage de l'oscillateur ne dépend pas de l'amplitude du signal d'injection et de l'amplitude du signal de l'oscillateur aux bornes de la branche de l'oscillateur qui reçoit le signal d'injection. Dans l'oscillateur proposé, la plage de fréquence de verrouillage ne dépend plus que du rapport de la variation de la valeur de l'impédance de charge par rapport à sa valeur nominale. Cet oscillateur permet donc d'avoir une plage de fréquence de verrouillage mieux maitrisée et indépendante des variations de température et de la tension d'alimentation.

[0023] L'oscillateur peut être un oscillateur à relaxation.

[0024] Le premier composant de couplage peut comporter au moins un premier transistor de couplage couplé en série ou en parallèle à la deuxième impédance de charge. Lorsque le premier transistor de couplage est couplé en série à la deuxième impédance de charge, celui-ci peut relier ou non la deuxième impédance de charge, qui peut être couplée en parallèle à la première impédance de charge, suivant son état passant ou bloqué. Lorsque le premier transistor de couplage est couplé en parallèle à la deuxième impédance de charge, celui-ci peut court-circuiter ou non la deuxième impédance de charge, qui peut être couplée en série à la première impédance de charge, suivant son état passant ou bloqué.

[0025] Dans un premier mode de réalisation, l'oscillateur peut comporter en outre au moins :
  • une troisième impédance de charge, l'oscillateur étant configuré tel que le signal de charge soit appliqué sur la troisième impédance de charge ;
  • une quatrième impédance de charge ;
  • un deuxième composant de couplage configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, la quatrième impédance de charge à la troisième impédance de charge.


[0026] Dans le premier mode de réalisation, l'oscillateur peut comporter en outre :
  • une bascule dont une entrée d'horloge est couplée aux première et deuxième impédances de charge, dont une entrée de réinitialisation est couplée aux troisième et quatrième impédances de charge, et dont une sortie est configurée pour délivrer le signal de sortie de l'oscillateur, ou
  • un verrou dont une entrée de mise à un état bas du verrou est couplée aux première et deuxième impédances de charge, dont une entrée de mise à l'état haut du verrou est couplée aux troisième et quatrième impédances de charge, et dont une sortie est configurée pour délivrer le signal de sortie de l'oscillateur.


[0027] La bascule est par exemple une bascule D. Le verrou est par exemple un verrou RS.

[0028] Dans ce cas, une grille du premier transistor de couplage peut être couplée à une sortie d'une première porte logique NON-OU dont une première entrée est couplée à la sortie de la bascule ou du verrou et dont une deuxième entrée est configurée pour recevoir le signal de synchronisation.

[0029] Le deuxième composant de couplage peut comporter au moins un deuxième transistor de couplage couplé en série ou en parallèle à la quatrième impédance de charge.

[0030] Dans ce cas, une grille du deuxième transistor de couplage peut être couplée à une sortie d'une deuxième porte logique NON-OU dont une première entrée est couplée à une sortie inversée de la bascule ou du verrou et dont une deuxième entrée est configurée pour recevoir un signal inverse du signal de synchronisation.

[0031] De plus, l'oscillateur peut comporter la bascule ou le verrou et :
  • un premier transistor de décharge couplé en parallèle aux première et deuxième impédances de charge et dont la grille est couplée à la sortie de la bascule ou du verrou ;
  • un deuxième transistor de décharge couplé en parallèle aux troisième et quatrième impédances de charge et dont la grille est couplée à une sortie inversée de la bascule ou du verrou.


[0032] Les premier et deuxième transistors de décharge assurent dans ce cas l'alternance des phases de charge et décharge des impédances de charge.

[0033] De plus, l'oscillateur peut comporter la bascule ou le verrou et :
  • un premier transistor d'entrée dont une grille est couplée à la sortie de la bascule ou du verrou et configuré tel que le signal de charge, correspondant à un courant de charge, soit appliqué ou non sur la première impédance de charge en fonction de l'état passant ou bloqué du premier transistor d'entrée ;
  • un deuxième transistor d'entrée dont une grille est couplée à une sortie inversée de la bascule ou du verrou et configuré tel que le signal de charge soit appliqué ou non sur la troisième impédance de charge en fonction de l'état passant ou bloqué du deuxième transistor d'entrée.


[0034] De tels transistors d'entrée permettent de réduire encore plus la consommation électrique de l'oscillateur car ils permettent de n'appliquer le signal de charge sur les impédances de charge que lors des phases de charge de ces impédances.

[0035] L'entrée de commande ou une première des entrées de commande peut être couplée à la première impédance de charge telle que le signal de commande ou un premier des signaux de commande forme le signal de charge. Dans ce cas, la fréquence propre à laquelle oscille l'oscillateur peut être commandée par l'intermédiaire de l'amplitude du signal de charge.

[0036] Chacune des impédances de charges peut comporter au moins un condensateur, ou au moins un composant capacitif. En variante, il est également possible que les impédances de charges correspondent à des bobines, ou des composants inductifs.

[0037] L'oscillateur peut être tel que :
  • la première impédance de charge comporte au moins un premier condensateur et, lorsque l'oscillateur comporte la troisième impédance de charge, la troisième impédance de charge comporte au moins un deuxième condensateur, ou
  • la première impédance de charge comporte au moins un premier transducteur capacitif formant l'entrée de commande ou une deuxième des entrées de commande, la valeur de la fréquence propre de l'oscillateur étant fonction de la valeur de la capacité du premier transducteur capacitif, et, lorsque l'oscillateur comporte la troisième impédance de charge, la troisième impédance de charge comporte au moins un deuxième transducteur capacitif formant l'entrée de commande ou la deuxième des entrées de commande, la valeur de la fréquence propre de l'oscillateur étant fonction de la valeur de la capacité du deuxième transducteur capacitif.


[0038] Dans la configuration ci-dessus, la fréquence propre à laquelle oscille l'oscillateur peut donc être fonction des valeurs des capacités des transducteurs capacitifs, ces valeurs de capacités pouvant dépendre par exemple d'un ou plusieurs signaux (par exemple une pression, un champ électrique, une force, etc.) reçus par les transducteurs capacitifs et correspondant au signal ou aux signaux de commande.

[0039] L'oscillateur peut comporter la bascule ou le verrou, et chacune des impédances de charge peut être couplée à la bascule ou au verrou par l'intermédiaire d'au moins un inverseur dont une entrée de contrôle de tension de seuil forme l'entrée de commande ou une troisième des entrées de commande. Dans ce cas, la fréquence propre à laquelle oscille l'oscillateur peut être fonction de la valeur de la ou des tensions de seuil du ou des inverseurs couplant les impédances de charges à la bascule ou au verrou du signal, et donc fonction du ou des signaux de commande appliqués sur l'entrée de contrôle du ou des inverseurs.

[0040] Dans un deuxième mode de réalisation, l'oscillateur peut être un oscillateur harmonique comprenant au moins un circuit LC, c'est-à-dire un circuit comprenant au moins un composant capacitif et au moins un composant inductif.

[0041] Dans un troisième mode de réalisation, l'oscillateur peut être un oscillateur en anneau comprenant au moins un nombre d'inverseurs impair et supérieur ou égal à trois, et tels qu'une sortie de l'un des inverseurs soit couplée à la première impédance de charge.

[0042] Selon une variante avantageuse de ce troisième mode de réalisation, une sortie de chacun des inverseurs peut être couplée à une impédance de charge et à un composant de couplage configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, une autre impédance de charge à ladite impédance de charge.

[0043] L'invention concerne également un circuit d'interface pour capteur, comprenant au moins un oscillateur verrouillé par injection tel que décrit précédemment, et un deuxième oscillateur dont une sortie est couplée à la deuxième entrée de l'oscillateur verrouillé par injection.

BRÈVE DESCRIPTION DES DESSINS



[0044] La présente invention sera mieux comprise à la lecture de la description d'exemples de réalisation donnés à titre purement indicatif et nullement limitatif en faisant référence aux dessins annexés sur lesquels :
  • la figure 1 représente un oscillateur verrouillé par injection utilisé comme déphaseur ;
  • la figure 2 représente un oscillateur verrouillé par injection, objet de la présente invention, selon un premier mode de réalisation ;
  • la figure 3 représente un oscillateur verrouillé par injection, objet de la présente invention, selon une première variante du premier mode de réalisation ;
  • la figure 4 représente un oscillateur verrouillé par injection, objet de la présente invention, selon une deuxième variante du premier mode de réalisation ;
  • la figure 5A représente un oscillateur verrouillé par injection, objet de la présente invention, selon une troisième variante du premier mode de réalisation ;
  • la figure 5B représente un inverseur à tension de seuil commandée utilisé dans l'oscillateur verrouillé par injection selon la troisième variante du premier mode de réalisation ;
  • la figure 6 représente un oscillateur verrouillé par injection, objet de la présente invention, selon un deuxième mode de réalisation ;
  • la figure 7 représente un oscillateur verrouillé par injection, objet de la présente invention, selon un troisième mode de réalisation ;
  • la figure 8 représente un circuit d'interface pour capteur, objet de la présente invention, selon un mode de réalisation particulier.


[0045] Des parties identiques, similaires ou équivalentes des différentes figures décrites ci-après portent les mêmes références numériques de façon à faciliter le passage d'une figure à l'autre.

[0046] Les différentes parties représentées sur les figures ne le sont pas nécessairement selon une échelle uniforme, pour rendre les figures plus lisibles.

[0047] Les différentes possibilités (variantes et modes de réalisation) doivent être comprises comme n'étant pas exclusives les unes des autres et peuvent se combiner entre elles.

EXPOSÉ DÉTAILLÉ DE MODES DE RÉALISATION PARTICULIERS



[0048] Un oscillateur 100 verrouillé par injection selon un premier mode de réalisation est décrit ci-dessous en lien avec la figure 2.

[0049] L'oscillateur 100 comporte une bascule 102 qui, dans le premier mode de réalisation, correspond à une bascule D. La bascule 102 comporte une entrée de données D couplée à un potentiel électrique d'alimentation VDD. Une sortie Qde la bascule D 102 est reliée à une sortie 103 de l'oscillateur 100 et est couplée à la grille d'un premier transistor de décharge 104. Une première électrode du premier transistor de décharge 104, correspondant au drain du premier transistor de décharge 104 qui est de type N, est couplée à un premier nœud 106. Une deuxième électrode du premier transistor de décharge 104, correspondant à la source du premier transistor de décharge 104, est couplée à la masse.

[0050] L'oscillateur 100 comporte également une première impédance de charge 108. Dans ce premier mode de réalisation, cette première impédance de charge 108 correspond à un premier condensateur, ou plus généralement un premier composant capacitif, de valeur C1. Une première électrode du premier condensateur est couplée au premier nœud 106, et une deuxième électrode du premier condensateur est couplée à la masse.

[0051] Un courant de charge l0, correspondant ici à un signal de commande reçu par l'oscillateur 100 (ce signal de commande est symbolisée par une source de courant 110 sur la figure 2) est appliqué sur le premier nœud 106, et donc sur la première impédance de charge 108, à travers un premier transistor d'entrée 112. La sortie Q de la bascule 102 est couplée à la grille du premier transistor d'entrée 112.

[0052] L'oscillateur 100 comporte en outre une deuxième impédance de charge 114, ainsi qu'un premier composant de couplage 116 commandé et configuré pour coupler périodiquement la deuxième impédance de charge 114 à la première impédance de charge 108. Dans ce premier mode de réalisation, cette deuxième impédance de charge 114 correspond à un deuxième condensateur, ou deuxième composant capacitif, de valeur Csynchro1 et le premier composant de couplage 116 correspond à un premier transistor de couplage 116. Une première électrode du deuxième condensateur est reliée au premier nœud 106. Une deuxième électrode du deuxième condensateur est reliée à une première électrode du premier transistor de couplage 116, et correspond au drain du premier transistor de couplage 116 qui est de type N. Une deuxième électrode du premier transistor de couplage 116, correspondant à la source du premier transistor de couplage 116, est couplée à la masse.

[0053] La grille du premier transistor de couplage 116 est couplée à la sortie d'une première porte logique NON-OU 118 comprenant une première entrée couplée à la sortie Q de la bascule 102 et une deuxième entrée sur laquelle un signal de synchronisation Vsynchro, de fréquence fsynchro, est appliqué. Le signal de synchronisation correspond par exemple à un signal carré dont les valeurs haute et basse sont environ égales à celles du signal délivré sur la sortie Q de la bascule 102. Grâce à la première porte logique NON-OU 118, la deuxième impédance de charge 114 est couplée en parallèle de la première impédance de charge 108 lorsque le signal de synchronisation Vsynchro et le signal de sortie de la bascule 102 sont tous les deux à l'état bas.

[0054] Le premier nœud 106 est également couplé à l'entrée d'un premier inverseur 120, la sortie de ce premier inverseur 120 étant couplée à l'entrée d'un deuxième inverseur 122. La sortie du deuxième inverseur 122 est couplée à l'entrée d'horloge de la bascule 102. Ces inverseurs 120, 122 permettent de redresser le front du signal obtenu sur le premier nœud 106 avant son application sur l'entrée d'horloge de la bascule 102.

[0055] La sortie Q de la bascule 102 est également couplée à l'entrée d'un troisième inverseur 124. De manière alternative, le signal obtenu sur la sortie du troisième inverseur 124, correspondant au signal de sortie inversée Q, pourrait être obtenu sur une sortie inversée de la bascule 102. La sortie du troisième inverseur 124 est couplée à la grille d'un deuxième transistor de décharge 126.

[0056] Une première électrode du deuxième transistor de décharge 126, correspondant au drain du deuxième transistor de décharge 126 qui est de type N, est couplée à un deuxième nœud 128. Une deuxième électrode du deuxième transistor de décharge 126, correspondant à la source du deuxième transistor de décharge 126, est couplée à la masse.

[0057] L'oscillateur 100 comporte également une troisième impédance de charge 130. Dans ce premier mode de réalisation, cette troisième impédance de charge 130 correspond à un troisième condensateur, ou troisième composant capacitif, de valeur C2. Une première électrode du troisième condensateur est couplée au deuxième nœud 128, et une deuxième électrode du troisième condensateur est couplée à la masse.

[0058] Le courant de charge l0 est appliqué sur le deuxième nœud 128, et donc sur la troisième impédance de charge 130, à travers un deuxième transistor d'entrée 132. Le signal de sortie inversée Q de la bascule 102 est appliqué sur la grille du deuxième transistor d'entrée 132.

[0059] L'oscillateur 100 comporte en outre une quatrième impédance de charge 134, ainsi qu'un deuxième composant de couplage 136 commandé et configuré pour coupler périodiquement la quatrième impédance de charge 134 à la troisième impédance de charge 108. Dans ce premier mode de réalisation, cette quatrième impédance de charge 134 correspond à un quatrième condensateur, ou quatrième composant capacitif, de valeur Csynchro2, et le deuxième composant de couplage 136 correspond à un deuxième transistor de couplage.

[0060] Les valeurs des condensateurs de l'oscillateur 100 sont ici telles que C1/Csynchro1 = C2/Csynchro2.

[0061] Une première électrode du quatrième condensateur est reliée au deuxième nœud 128. Une deuxième électrode du quatrième condensateur est reliée à une première électrode du deuxième transistor de couplage, correspondant au drain du deuxième transistor de couplage qui est de type N. Une deuxième électrode du deuxième transistor de couplage, correspondant à la source du deuxième transistor de couplage, est couplée à la masse.

[0062] La grille du deuxième transistor de couplage est couplée à la sortie d'une deuxième porte logique NON-OU 138 comprenant une première entrée couplée à la sortie du troisième inverseur 124 et une deuxième entrée sur laquelle un signal inverse du signal de synchronisation Vsynchro, appelé Vsynchro et de fréquence fsynchro, est appliqué. Grâce à la deuxième porte logique NON-OU 138, la quatrième impédance de charge 134 est couplée en parallèle de la troisième impédance de charge 130 lorsque le signal Vsynchro et le signal de sortie inversée Q de la bascule 102 sont tous les deux à l'état bas.

[0063] Le deuxième nœud 128 est également couplé à l'entrée d'un quatrième inverseur 140 dont la sortie est couplée à une entrée de réinitialisation de la bascule 102. Cet inverseur 140 permet de redresser le front du signal obtenu sur le deuxième nœud 128 avant son application sur l'entrée de réinitialisation de la bascule 102.

[0064] Dans l'oscillateur 100 décrit ci-dessus, les transistors 104, 112, 116, 126, 132 et 136 sont par exemple des transistors MOSFET. D'autres types de transistor peuvent toutefois être utilisés.

[0065] Dans l'oscillateur 100 représenté sur la figure 2, le signal de commande correspondant au courant de charge l0 permet de commander directement la fréquence propre de l'oscillateur 100. La valeur de la fréquence propre f0 de l'oscillateur 100 est fonction de l'amplitude de courant de charge l0, et donc de l'amplitude du signal de commande reçu par l'oscillateur 100. Ce signal de commande peut correspondre à un signal de mesure reçu par l'oscillateur 100, ou bien correspondre à un signal obtenu à partir d'un signal de mesure, par exemple un signal délivré en sortie d'un amplificateur à transconductance dont une entrée reçoit le signal de mesure.

[0066] Dans cet oscillateur 100, la synchronisation n'est pas réalisée par une injection de courant (ou d'une tension) venant s'ajouter puis se retrancher au signal de commande de l'oscillateur 100 à la fréquence du signal de synchronisation, mais par une modification de la valeur de la ou des impédances de charge (les première et troisième impédances de charge 108, 130 dans le premier mode de réalisation décrit ci-dessus) de l'oscillateur 100, réalisée à la fréquence du signal de synchronisation fsynchro. La valeur de cette ou ces impédances de charge est modifiée en couplant et en découplant périodiquement une ou plusieurs autres impédances de charge (les deuxième et quatrième impédances de charge 114, 134 dans le premier mode de réalisation décrit ci-dessus), en série ou en parallèle (en parallèle dans le premier mode de réalisation décrit ci-dessus) de cette ou ces impédances de charge. Dans le premier mode de réalisation décrit ci-dessus, le premier ensemble de charge comprenant les première et deuxième impédances de charges 108, 114 forme donc une capacité dont la valeur alterne entre les valeurs C1 et C1 + Csynchro1. De même, le deuxième ensemble de charge comprenant les troisième et quatrième impédances de charges 130, 134 forme donc une capacité dont la valeur alterne entre les valeurs C2 et C2 + Csynchro2.

[0067] Ainsi, l'oscillateur 100 se verrouille sur la fréquence fsynchro du signal de synchronisation Vsynchro en ajustant la phase du signal délivré sur la sortie 103, de façon à ce que la valeur de l'impédance de charge moyenne de l'oscillateur 100 soit égale à celle qu'il serait nécessaire pour que l'oscillateur 100 soit en oscillation libre (sans signal de synchronisation appliqué en entrée de l'oscillateur 100) à la fréquence fsynchro du signal de synchronisation. Ainsi, le déphasage entre le signal de sortie délivré sur la sortie 103 et le signal de synchronisation Vsynchro est fonction de la différence entre la fréquence propre f0 de l'oscillateur 100 et la fréquence fsynchro du signal de synchronisation Vsynchro.

[0068] Lorsque C1 = C2 et Csynchro1 = Csynchro2, le signal obtenu sur la sortie 103 de l'oscillateur 100 a un rapport cyclique égal à 50 % (sur une période de ce signal de sortie, la durée de l'état haut est égale à celle de l'état bas). Le déphasage ϕ obtenu entre le signal de synchronisation et le signal délivré sur la sortie 103 de l'oscillateur 100 s'exprime alors par l'équation suivante :



[0069] Dans l'équation ci-dessus, les différents termes (rapports C1/Csynchro1 et fsynchro/f0) sont indépendants de la température de l'environnement dans lequel l'oscillateur 100 fonctionne lorsque l'oscillateur fournissant le signal Vsynchro est de même topologie que l'oscillateur verrouillé par injection. La plage de fréquence de verrouillage de l'oscillateur 100 ne dépend donc pas de cette température, mais dépend de la variation de la valeur des ensembles de charge par rapport à leur valeur nominale, c'est-à-dire de la valeur totale des première et deuxième impédances de charges et de la valeur totale des troisième et quatrième impédances de charge par rapport respectivement à la valeur de la première impédance de charge seule et à la valeur de la troisième impédance de charge seule. De plus, la plage de fréquence de verrouillage de l'oscillateur 100 ne dépend pas non plus de l'amplitude des signaux de commande et de synchronisation reçus par l'oscillateur 100.

[0070] Selon une variante de réalisation, les valeurs des condensateurs C1 et C2 peuvent être différentes l'une de l'autre. Dans ce cas, le signal obtenu sur la sortie 103 de l'oscillateur 100 a un rapport cyclique α différent 50 %. Dans cette variante, lorsque le rapport cyclique α est supérieure à 50 % et que l'oscillateur 100 ne comporte pas la quatrième impédance de charges 134, le déphasage ϕ obtenu s'exprime par l'équation suivante :



[0071] Une telle variante permet notamment que l'oscillateur 100 forme un déphaseur linéaire sur une gamme de phase supérieure à pi.

[0072] Dans le premier mode de réalisation décrit ci-dessus, l'oscillateur 100 correspond à un oscillateur à relaxation. Le principe exposé ci-dessus consistant à modifier la valeur de la ou des impédances de charge de l'oscillateur à la fréquence du signal de synchronisation reçu par l'oscillateur peut s'appliquer à des oscillateurs à relaxation différents de celui décrit ci-dessus.

[0073] Dans le premier mode de réalisation décrit ci-dessus, l'oscillateur 100 comporte des transistors d'entrée 112, 132 permettant l'envoi du courant de charge l0 sur l'un ou l'autre des nœuds 106, 128 suivant la valeur du signal de sortie délivré sur la sortie Q de la bascule 102. Ces transistors d'entrée 112, 132 permettent donc de réduire la consommation électrique de l'oscillateur 100 du fait que le courant de charge n'est pas appliqué en permanence sur les premier et deuxième nœuds 106, 128. En variante, il est toutefois possible que l'oscillateur 100 ne comporte pas ces transistors d'entrée 112, 132, le courant de charge I0 étant alors envoyé simultanément et en permanence sur les nœuds 106, 128.

[0074] Dans l'oscillateur 100 réalisé selon le premier mode de réalisation décrit précédemment, les valeurs des capacités Csynchro1 et Csynchro2 (correspondant aux deuxième et quatrième impédances de charge) peuvent être choisies notamment en fonction des variations du courant de charge l0. Si les variations du courant de charge l0 sont faibles, par exemple de l'ordre de 10 %, les valeurs Csynchro1 et Csynchro2 des deuxième et quatrième impédances de charge 114, 134 est avantageusement choisie comme étant faible, par exemple de l'ordre d'un dixième des valeurs C1 et C2.

[0075] En outre, les valeurs des capacités Csynchro1 et Csynchro2 peuvent être inférieures, égales voire même supérieures à celle des capacités C1 et C2.

[0076] Un oscillateur 100 verrouillé par injection selon une première variante du premier mode de réalisation est décrit ci-dessous en lien avec la figure 3.

[0077] Dans cette première variante représentée sur la figure 3, la bascule 102 est remplacée par un verrou 101. Dans l'exemple de réalisation représenté sur la figure 3, le verrou 101 correspond à un verrou RS.

[0078] Le premier nœud 106 est couplé à l'entrée S du verrou 101, c'est-à-dire à l'entrée de mise à l'état haut du verrou 101, par l'intermédiaire des premier et deuxième inverseurs 120, 122 reliés en série l'un à l'autre.

[0079] Le deuxième nœud 128 est couplé à l'entrée R du verrou 101, c'est-à-dire à l'entrée de mise à l'état bas du verrou 101, par l'intermédiaire du quatrième inverseur 140 et d'un autre inverseur 141 reliés en série l'un à l'autre.

[0080] Comme la sortie Q de la bascule 102 de l'oscillateur 100 représenté sur la figure 2, la sortie Q du verrou 101 est ici reliée à la sortie de l'oscillateur 100 et est couplée à la grille du premier transistor de décharge 104, à la grille du premier transistor d'entrée 112 et à la première entrée de la première porte logique NON-OU 118.

[0081] La sortie inversée Q du verrou 101 est obtenue directement à partir du verrou 101, l'oscillateur 100 représenté sur la figure 3 ne comportant pas le troisième inverseur 124. Cette sortie inversée Q du verrou 101 est couplée à la grille du deuxième transistor de décharge 126, à la grille du deuxième transistor d'entrée 132 ainsi qu'à la première entrée de la deuxième porte logique NON-OU 138.

[0082] Le fonctionnement de l'oscillateur 100 selon cette première variante du premier mode de réalisation est similaire à celui de l'oscillateur précédemment décrit en lien avec la figure 2.

[0083] Un oscillateur 100 verrouillé par injection selon une deuxième variante du premier mode de réalisation est décrit ci-dessous en lien avec la figure 4.

[0084] Par rapport à l'oscillateur 100 précédemment décrit en lien avec la figure 2, les première et troisième impédances de charge 108 ne correspondent pas à des condensateurs formant des capacités de valeurs fixes, mais correspondent à des transducteurs capacitifs formant des capacités dont les valeurs varient en fonction d'un signal de commande reçu par les première et troisième impédances de charge 108, 130. Ce signal de commande correspond par exemple à une pression, un champ électrique, ou encore une force reçue par les transducteurs capacitifs.

[0085] La valeur de la fréquence propre de l'oscillateur 100 est fonction des valeurs des capacités des première et troisième impédances de charge 108, 130. De manière avantageuse, le courant de charge I0 correspond à un courant de valeur constante, c'est-à-dire dont la valeur ne dépend pas d'un signal de commande reçu par l'oscillateur 100. Ainsi, la fréquence propre de l'oscillateur 100 varie uniquement en fonction des variations du signal de commande reçu par les première et troisième impédances de charge 108, 130.

[0086] En variante, il est possible que la valeur du courant de charge I0 soit fonction d'un signal de commande reçu par l'oscillateur 100 et différent de celui faisant varier les valeurs des capacités des première et troisième impédances de charge. La valeur de la fréquence propre de l'oscillateur 100 dépend dans ce cas de l'amplitude de chacun de ces deux signaux de commande.

[0087] Selon un autre exemple de réalisation, il est possible que l'oscillateur 100 soit réalisé selon les deux variantes décrites ci-dessus, c'est-à-dire tel qu'il comporte le verrou 101 et les transducteurs capacitifs formant les première et troisième impédances de charge 108, 130.

[0088] Un oscillateur 100 verrouillé par injection selon une troisième variante du premier mode de réalisation est décrit ci-dessous en lien avec la figure 5A.

[0089] Par rapport à l'oscillateur 100 précédemment décrit en lien avec la figure 2, les premier et quatrième inverseurs 120 et 140 de l'oscillateur 100 selon cette troisième variante comporte chacun une entrée de contrôle 121, 143 sur laquelle un signal de commande est appliqué pour commander la tension de seuil des inverseurs 120, 140. Un exemple de réalisation d'un tel inverseur est représenté sur la figure 5B.

[0090] La valeur de la fréquence propre de l'oscillateur 100 est fonction des valeurs des tensions de seuil des inverseurs 120, 140, et dépend donc ici de l'amplitude du signal de commande appliqué sur les entrées de contrôle 121, 143 des inverseurs 120, 140. Selon un exemple de réalisation, le courant de charge I0 peut correspondre à un courant de valeur constante, c'est-à-dire dont la valeur ne dépend pas d'un signal de commande reçu par l'oscillateur 100. Ainsi, la valeur de la fréquence propre de l'oscillateur 100 dépend uniquement des valeurs des tensions de seuil des inverseurs 120, 140, et donc des signaux de commande appliqués sur les entrées de contrôle 121, 143 des inverseurs 120 140. En variante, il est toutefois possible que le courant de charge I0 soit fonction d'un autre signal de commande reçu par l'oscillateur 100, la fréquence propre de l'oscillateur 100 variant alors en fonction des amplitudes des deux signaux de commande reçus.

[0091] Selon un autre exemple de réalisation, il est possible que les autres inverseurs 122 et 124 de l'oscillateur 100 aient également une entrée de commande permettant de faire varier leur tension de seuil.

[0092] Cette troisième variante peut être combinée avec l'une et/ou l'autre des première et deuxième variantes précédemment décrites. Ainsi, l'oscillateur 100 selon cette troisième variante peut comporter également un verrou 101 comme précédemment décrit en lien avec la figure 3, et/ou peut comporter des transducteurs capacitifs formant les première et troisième impédances de charge 108, 130.

[0093] Dans un deuxième mode de réalisation, l'oscillateur 100 peut correspondre à un oscillateur harmonique. La figure 3 représente schématiquement une partie d'un tel oscillateur 100.

[0094] L'oscillateur 100 selon ce deuxième mode de réalisation comporte une première entrée 142 sur laquelle est appliqué le signal de commande I0. L'oscillateur 100 comporte une deuxième entrée 144 sur laquelle est appliqué le signal de synchronisation Vsynchro.

[0095] Dans ce deuxième mode de réalisation, l'oscillateur 100 est de type LC et comporte une inductance, ou bobine, 146 couplée en parallèle à la première impédance de charge 108 correspondant ici à un condensateur. La deuxième impédance de charge 114, correspondant également à un condensateur dans cet exemple de réalisation, est couplée en série avec le premier composant de couplage 116, par exemple un transistor de couplage, l'ensemble étant couplé en parallèle à la première impédance de charge 108. Comme dans le premier mode de réalisation, un signal de fréquence fsynchro est appliqué sur la grille du premier transistor de couplage 116.

[0096] L'oscillateur 100 comporte également d'autres composants électroniques, comme par exemple une paire croisée de transistors chargée de maintenir les oscillations en compensant les pertes du circuit LC, qui ne sont pas décrits en détails ici.

[0097] Comme dans le premier mode de réalisation, l'oscillateur 100 selon ce deuxième mode de réalisation a une impédance de charge dont la valeur est modifiée périodiquement, en fonction de la fréquence du signal de synchronisation appliqué sur l'oscillateur 100. Le déphasage ϕ obtenu entre le signal de synchronisation et le signal délivré sur la sortie 103 de l'oscillateur 100 est, comme précédemment décrit pour le premier mode de réalisation, représentatif de la différence f0 - fsynchro.

[0098] Dans le deuxième mode de réalisation décrit ci-dessus, l'oscillateur 100 correspond à un oscillateur LC. Le principe exposé ci-dessus consistant à modifier la valeur de l'impédance de charge à la fréquence du signal de synchronisation reçu par l'oscillateur 100 peut s'appliquer à des oscillateurs harmoniques différents de celui décrit ci-dessus.

[0099] Dans un troisième mode de réalisation, l'oscillateur 100 peut correspondre à un oscillateur en anneau. La figure 7 représente schématiquement un tel oscillateur 100.

[0100] L'oscillateur 100 selon ce troisième mode de réalisation comporte trois inverseurs 148, 150 et 152 couplés en série et en boucle, la sortie du troisième inverseur 152 étant couplée à l'entrée du premier inverseur 148. De manière générale, l'oscillateur 100 en anneau comporte un nombre d'inverseurs impair et supérieur ou égal à trois.

[0101] La sortie du premier inverseur 148 est couplée à une première électrode de la première impédance de charge 108, la deuxième électrode de la première impédance de charge 108 étant reliée à la masse. Comme dans les deux précédents modes de réalisation, la première impédance de charge 108 correspond à un condensateur.

[0102] La deuxième impédance de charge 114 et le premier composant de couplage 116, correspondant respectivement à un condensateur et à un transistor, forment un ensemble couplé en parallèle à la première impédance de charge 108.

[0103] La sortie du deuxième inverseur 150 est couplée à une première électrode de la troisième impédance de charge 130, la deuxième électrode de la troisième impédance de charge 130 étant reliée à la masse. Comme dans les deux précédents modes de réalisation, la troisième impédance de charge 130 correspond à un condensateur. La quatrième impédance de charge 134 et le deuxième composant de couplage 136, correspondant respectivement à un condensateur et à un transistor, forment un ensemble couplé en parallèle à la troisième impédance de charge 130.

[0104] La sortie du troisième inverseur 152 est couplée à une première électrode d'une cinquième impédance de charge 154, la deuxième électrode de la cinquième impédance de charge 154 étant reliée à la masse. La cinquième impédance de charge 154 correspond à un condensateur. Une sixième impédance de charge 156 et un troisième composant de couplage 158, correspondant respectivement à un condensateur et à un transistor, forment un ensemble couplé en parallèle à la cinquième impédance de charge 154.

[0105] Comme dans les précédents modes de réalisation, les grilles des transistors de couplage 116, 136 et 158 reçoivent un signal de fréquence fsynchro modulant ainsi à cette fréquence la valeur des impédances de charge couplées aux sorties des inverseurs 148, 150 et 150. Toutefois, les signaux appliqués sur les grilles des transistors de couplage 116, 136, 158 sont déphasés les uns par rapport aux autres afin que la modulation de la valeur de chacune des impédances de charge se produise à des moments différents. Ainsi, sur l'exemple de la figure 7, ces signaux sont déphasés les uns des autres de 2π/3. De manière générale, dans un tel oscillateur en anneau, le déphasage entre les signaux de synchronisation appliqués sur les grilles des transistors de couplage est de 2π/n, avec n correspondant au nombre d'inverseurs de l'oscillateur 100.

[0106] Le déphasage ϕ obtenu entre le signal de synchronisation et le signal délivré sur la sortie 103 de l'oscillateur 100 est similaire à celui précédemment décrit pour le premier mode de réalisation, à un facteur de gain près, c'est-à-dire en fonction du nombre d'inverseurs que comporte l'oscillateur 100.

[0107] Dans la configuration représentée sur la figure 7, la sortie de chacun des inverseurs de l'oscillateur 100 est couplée une impédance de charge et à un composant de couplage configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, une autre impédance de charge à ladite impédance de charge. En variante, il est possible que seul l'un des inverseurs de l'oscillateur 100 ait sa sortie qui soit couplée à une impédance de charge de valeur variable. Dans ce cas, en reprenant la configuration représentée sur la figure 7, l'oscillateur 100 ne comporterait pas les impédances de charge 134, 156 ni les composants de couplage 136, 158.

[0108] Dans un oscillateur à relaxation tel que celui décrit précédemment en lien avec la figure 2, le déphasage est linéaire sur toute la plage de verrouillage de l'oscillateur 100. Par contre, dans d'autres types d'oscillateur comme par exemple dans un oscillateur harmonique, ce déphasage n'est pas linéaire sur toute la plage de verrouillage de l'oscillateur. Dans ce cas, il est préférable que l'oscillateur soit configuré pour fonctionner sur une partie de cette plage de verrouillage dans laquelle le déphasage varie linéairement.

[0109] Dans les modes de réalisation précédemment décrits, la deuxième impédance de charge 114 est couplée en parallèle de la première impédance de charge 108 par le composant de couplage 116. En variante, il est possible que la deuxième impédance de charge 114 soit couplée en série à la première impédance de charge 108 par le composant de couplage 116. Dans ce cas, les première et deuxième impédances de charge 108, 114 peuvent être reliées en série l'une à l'autre, et le composant de couplage 116, formé par exemple par un transistor, peut être couplé en parallèle de la deuxième impédance de charge 114. Ainsi, lorsque le composant de couplage 116 est à l'état bloqué, la deuxième impédance de charge 114 n'est pas court-circuitée par le composant de couplage 116 et la valeur globale de l'impédance de charge de l'oscillateur 100 est donc modifiée par l'ajout de celle de la deuxième impédance de charge 114. Lorsque le composant de couplage 116 est à l'état passant, la deuxième impédance de charge 114 est alors court-circuitée par le composant de couplage 116 et elle ne vient donc pas modifier la valeur globale de l'impédance de charge de l'oscillateur 100. Cette configuration est par exemple applicable pour l'oscillateur 100 précédemment décrit selon le deuxième mode de réalisation, en couplant un deuxième composant inductif en série au composant inductif 146.

[0110] Quel que soit son mode de réalisation, l'oscillateur 100 peut être utilisé au sein d'un circuit d'interface 200 pour capteur. La figure 5 représente schématiquement une telle configuration.

[0111] Le circuit d'interface 200 comporte un oscillateur 100 verrouillé par injection réalisé selon l'un des modes de réalisation décrits précédemment. L'oscillateur 100 reçoit sur une première entrée un signal de données (correspondant au signal de commande l0 dans les modes de réalisation précédemment décrits) envoyé depuis un amplificateur 350 recevant en entrée un signal de sortie envoyé par un capteur 300. Le circuit d'interface 200 comporte également un oscillateur de référence 202 délivrant un signal de synchronisation périodique de fréquence fsynchro. Le signal de synchronisation est envoyé sur une deuxième entrée de l'oscillateur 100.

[0112] Le signal de synchronisation est également envoyé sur une première entrée d'un dispositif de mesure 400 qui reçoit également, sur une deuxième entrée le signal de sortie délivré par l'oscillateur 100. Le dispositif de mesure 400 détecte le déphasage entre les signaux envoyés sur ses première et deuxième entrées, ce déphasage étant représentatif du signal de données envoyé par le capteur 300. Par exemple, le dispositif de mesure 400 peut comporter une PLL chargée de fournir une fréquence multiple entière de la fréquence de synchronisation et un compteur. La fréquence de comptage est celle du signal issu de la PLL. Le comptage se produit entre le front montant du signal de synchronisation et le front montant du signal issu de l'oscillateur verrouillé par injection.


Revendications

1. Oscillateur (100) verrouillé par injection comprenant au moins :

- une ou plusieurs entrées de commande (105) destinées à recevoir un ou plusieurs signaux de commande, l'oscillateur (100) étant configuré tel que la valeur de sa fréquence propre soit fonction de l'amplitude du ou des signaux de commande ;

- une entrée de synchronisation (107) destinée à recevoir un signal de synchronisation périodique, l'oscillateur (100) étant configuré pour délivrer, lorsque l'oscillateur (100) est verrouillé à la fréquence du signal de synchronisation, un signal de sortie de fréquence égale à la fréquence du signal de synchronisation et tel qu'un déphasage entre le signal de sortie et le signal de synchronisation soit fonction d'une différence entre la fréquence propre de l'oscillateur (100) et la fréquence du signal de synchronisation ;

- une première impédance de charge (108), l'oscillateur (100) étant configuré tel qu'un signal de charge soit appliqué sur la première impédance de charge (108) ;

- une deuxième impédance de charge (114) ;

- un premier composant de couplage (116) configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, la deuxième impédance de charge (114) à la première impédance de charge (108).


 
2. Oscillateur (100) selon la revendication 1, dans lequel l'oscillateur (100) est un oscillateur à relaxation.
 
3. Oscillateur (100) selon l'une des revendications précédentes, dans lequel le premier composant de couplage (116) comporte au moins un premier transistor de couplage couplé en série ou en parallèle à la deuxième impédance de charge (114).
 
4. Oscillateur (100) selon l'une des revendications précédentes, comportant en outre au moins :

- une troisième impédance de charge (130), l'oscillateur (100) étant configuré tel que le signal de charge soit appliqué sur la troisième impédance de charge (130) ;

- une quatrième impédance de charge (134) ;

- un deuxième composant de couplage (136) configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, la quatrième impédance de charge (134) à la troisième impédance de charge (130).


 
5. Oscillateur (100) selon la revendication 4, comportant en outre :

- une bascule (102) dont une entrée d'horloge est couplée aux première et deuxième impédances de charge (108, 114), dont une entrée de réinitialisation est couplée aux troisième et quatrième impédances de charge (130, 134), et dont une sortie est configurée pour délivrer le signal de sortie de l'oscillateur (100), ou

- un verrou (101) dont une entrée de mise à un état bas du verrou (101) est couplée aux première et deuxième impédances de charge (108, 114), dont une entrée de mise à un état haut du verrou (101) est couplée aux troisième et quatrième impédances de charge (130, 134), et dont une sortie est configurée pour délivrer le signal de sortie de l'oscillateur (100).


 
6. Oscillateur (100) selon les revendications 3 et 5, dans lequel une grille du premier transistor de couplage (116) est couplée à une sortie d'une première porte logique NON-OU (118) dont une première entrée est couplée à la sortie de la bascule (102) ou du verrou (101) et dont une deuxième entrée est configurée pour recevoir le signal de synchronisation.
 
7. Oscillateur (100) selon l'une des revendications 4 à 6, dans lequel le deuxième composant de couplage (136) comporte au moins un deuxième transistor de couplage couplé en série ou en parallèle à la quatrième impédance de charge (134).
 
8. Oscillateur (100) selon les revendications 5 et 7, dans lequel une grille du deuxième transistor de couplage (136) est couplée à une sortie d'une deuxième porte logique NON-OU (138) dont une première entrée est couplée à une sortie inversée de la bascule (102) ou du verrou (101) et dont une deuxième entrée est configurée pour recevoir un signal inverse du signal de synchronisation.
 
9. Oscillateur (100) selon l'une des revendications 5 à 8, dans lequel l'oscillateur (100) comporte la bascule (102) ou le verrou (101) et :

- un premier transistor de décharge (104) couplé en parallèle aux première et deuxième impédances de charge (108, 114) et dont la grille est couplée à la sortie de la bascule (102) ou du verrou (101) ;

- un deuxième transistor de décharge (126) couplé en parallèle aux troisième et quatrième impédances de charge (130, 134) et dont la grille est couplée à une sortie inversée de la bascule (102) ou du verrou (101).


 
10. Oscillateur (100) selon l'une des revendications 5 à 9, dans lequel l'oscillateur (100) comporte la bascule (102) ou le verrou (101) et :

- un premier transistor d'entrée (112) dont une grille est couplée à la sortie de la bascule (102) ou du verrou (101) et configuré tel que le signal de charge, correspondant à un courant de charge, soit appliqué ou non sur la première impédance de charge (108) en fonction de l'état passant ou bloqué du premier transistor d'entrée (112) ;

- un deuxième transistor d'entrée (132) dont une grille est couplée à une sortie inversée de la bascule (102) ou du verrou (101) et configuré tel que le signal de charge soit appliqué ou non sur la troisième impédance de charge (130) en fonction de l'état passant ou bloqué du deuxième transistor d'entrée (132).


 
11. Oscillateur (100) selon l'une des revendications précédentes, dans lequel l'entrée de commande (105) ou une première des entrées de commande (105) est couplée à la première impédance de charge (108) telle que le signal de commande ou un premier des signaux de commande forme le signal de charge.
 
12. Oscillateur (100) selon l'une des revendications précédentes, dans lequel :

- la première impédance de charge (108) comporte au moins un premier condensateur et, lorsque l'oscillateur (100) comporte la troisième impédance de charge (130), la troisième impédance de charge (130) comporte au moins un deuxième condensateur, ou

- la première impédance de charge (108) comporte au moins un premier transducteur capacitif formant l'entrée de commande (105) ou une deuxième des entrées de commande (105), la valeur de la fréquence propre de l'oscillateur (100) étant fonction de la valeur de la capacité du premier transducteur capacitif, et, lorsque l'oscillateur (100) comporte la troisième impédance de charge (130), la troisième impédance de charge (130) comporte au moins un deuxième transducteur capacitif formant l'entrée de commande (105) ou la deuxième des entrées de commande (105), la valeur de la fréquence propre de l'oscillateur (100) étant fonction de la valeur de la capacité du deuxième transducteur capacitif.


 
13. Oscillateur (100) selon l'une des revendications 5 à 12, dans lequel l'oscillateur (100) comporte la bascule (102) ou le verrou (101), et chacune des impédances de charge (108, 114, 130, 134) est couplée à la bascule (102) ou au verrou (101) par l'intermédiaire d'au moins un inverseur dont une entrée de contrôle de tension de seuil forme l'entrée de commande (105) ou une troisième des entrées de commande (105).
 
14. Oscillateur (100) selon la revendication 1, dans lequel l'oscillateur (100) est un oscillateur harmonique comprenant au moins un circuit LC (108, 114, 146).
 
15. Oscillateur (100) selon la revendication 1, dans lequel l'oscillateur (100) est un oscillateur en anneau comprenant au moins un nombre d'inverseurs (148, 150, 152) impair et supérieur ou égal à trois, et tels qu'une sortie de l'un des inverseurs (148) soit couplée à la première impédance de charge (108).
 
16. Oscillateur (100) selon la revendication 15, dans lequel une sortie de chacun des inverseurs (148, 150, 152) est couplée à une impédance de charge (108, 130, 154) et à un composant de couplage (116, 136, 158) configuré pour coupler périodiquement, à la fréquence du signal de synchronisation, et en parallèle ou en série, une autre impédance de charge (114, 134, 156) à ladite impédance de charge (148, 150, 152).
 
17. Circuit d'interface (200) pour capteur (300), comprenant au moins un oscillateur (100) verrouillé par injection selon l'une des revendications précédentes, et un deuxième oscillateur (202) dont une sortie est couplée à la deuxième entrée (107) de l'oscillateur verrouillé par injection (100).
 




Dessins



















Rapport de recherche









Rapport de recherche




Références citées

RÉFÉRENCES CITÉES DANS LA DESCRIPTION



Cette liste de références citées par le demandeur vise uniquement à aider le lecteur et ne fait pas partie du document de brevet européen. Même si le plus grand soin a été accordé à sa conception, des erreurs ou des omissions ne peuvent être exclues et l'OEB décline toute responsabilité à cet égard.

Documents brevets cités dans la description