[0001] La présente invention concerne un circuit de commande des colonnes d'un écran d'affichage.
[0002] Elle trouve une application privilégiée dans la commande (analogique) des écrans
d'affichage à cristal liquide.
[0003] En particulier, l'invention s'applique à la commande de grands écrans à plusieurs
centaines de colonnes ou de petits écrans de projection.
[0004] De façon générale, l'invention s'applique à la commande de tout écran d'affichage
ayant la possibilité d'utiliser des circuits élémentaires de commande de colonne (encore
appelés "drivers-colonnes" dans la littérature technique) intégrés sur le substrat
(par exemple en verre) de l'écran, même si la vitesse de fonctionnement de ces circuits
élémentaires de commande est limitée.
[0005] De tels circuits élémentaires de commande intégrés sont fabriqués en même temps que
les éléments de matrice de l'écran.
[0006] L'intégration de tels circuits élémentaires de commande nécessite l'intégration de
condensateurs, d'interrupteurs (éventuellement de registres à décalage et d'amplificateurs),
et la réalisation des interconnexions de tels composants.
[0007] On connaît également des écrans d'affichage à cristal liquide dont les circuits élémentaires
de commande de colonne sont rapportés à la périphérie de ces écrans (on parle également
de "drivers rapportés"), c'est-à-dire sont fixés à la périphérie de l'une des plaques
(par exemple en verre) que comportent ces écrans.
[0008] On rappelle ci-après quelques notions relatives aux écrans d'affichage à cristal
liquide.
[0009] Un écran d'affichage à cristal liquide se présente généralement sous la forme illustrée
sur la figure 1.
[0010] L'écran proprement dit ECR est constitué de lignes L et de colonnes C d'adressage,
d'une matrice de pixels P, chacun relié à un transistor TFT dont l'état est commandé
par la ligne L et la colonne C associées.
[0011] Un tel écran est commandé par un circuit de commande de lignes CCL, qui applique
séquentiellement aux lignes une tension d'adressage (par exemple quelques volts) et
par un circuit de commande de colonnes CCC, qui applique, à la totalité des colonnes,
des tensions reflétant l'intensité lumineuse des points à afficher sur la ligne adressée.
[0012] L'image globale est ainsi affichée ligne par ligne.
[0013] Le circuit de commande de colonnes CCC reçoit un signal vidéo SV délivré par un circuit
vidéo CV.
[0014] Ce signal est en général constitué de trois composantes correspondant aux trois composantes
primaires d'une image en couleur.
[0015] Si l'écran ECR possède 162 colonnes, le circuit CCC comprend 162 circuits élémentaires
de commande de colonne, disposés en parallèle, et 162 sorties reliées aux différentes
colonnes.
[0016] Chaque circuit élémentaire de commande de colonne comprend un circuit échantillonneur-bloqueur
dont la fonction est d'échantillonner le signal vidéo à un instant déterminé correspondant
à la colonne à commander et de maintenir cet échantillon sur la colonne pendant toute
la durée d'adressage d'une ligne (fonction "sample-and-hold" selon la terminologie
anglo-saxonne).
[0017] Il existe, dans les catalogues, divers circuits de commande des colonnes d'un écran
à cristal liquide.
[0018] Ces circuits sont des circuits rapportés ou "drivers rapportés".
[0019] De plus, des écrans comportant des "drivers intégrés" ont déjà été fabriqués (les
circuits élémentaires de commande des colonnes sont alors intégrés sur le substrat
de ces écrans).
[0020] On connaît notamment les drivers rapportés suivants :
- OKI
- 5280/81 et 5330/81
- HITACHI
- HD66300/310
- TOSHIBA
- T6A00/01
- NEC
- 16400/21/23
- CNET
- PCD 162S.
[0021] Pour le driver PCD162S, on consultera les documents suivants :
(1) ISSCC 1992, "A 25 MHz 162 Output S/H Analog Column Driver for LCDs"
(2) Demande de brevet français n°9011681 du 21 septembre 1990, pour "Circuit de commande,
notamment pour écran d'affichage à cristal liquide, à sortie protégée", P. Senn, A.Lelah,
G. Martel - voir aussi EP-A-0477099
(3) Demande de brevet français n°9011682 du 21 septembre 1990, pour "Circuit échantillonneur-bloqueur
pour écran d'affichage à cristal liquide", P. Senn, A. Lelah, G. Martel - voir aussi
EP-A-0477100
(4) Demande de brevet français n°9012419 du 9 octobre 1990, pour "Circuit de commande
des colonnes d'un écran d'affichage, comprenant des moyens de test à sortie unique",
P.Senn, A. Lelah, G. Martel, D. Pradel.
Pour les drivers intégrés, on consultera les documents suivants :
(5) ISSCC 1992, "Switched Capacitor Circuits Using Polysilicon on Quartz Thin Film
Technologies"
(6) ISSCC 1992, "A poly-Si TFT monolithic LC Data Driver with Redundancy".
[0022] On expose ci-après divers inconvénients présentés par les circuits de commande de
colonne connus, qui ont été mentionnés plus haut.
[0023] Les circuits de commande rapportés utilisent deux types de technologie, à savoir
la technologie "haute tension" et la technologie "basse tension".
[0024] En ce qui concerne la technologie haute tension, la fréquence d'échantillonnage est
limitée et il en est donc de même pour le nombre de colonnes réalisables.
[0025] De ce fait, cette technologie est incompatible avec les standards du type VGA et
TVHD notamment.
[0026] La technologie basse tension utilise quant à elle les technologies microniques et
submicroniques, qui sont compatibles avec de tels standards mais qui nécessitent la
modulation de la contre-électrode d'un écran à cristal liquide.
[0027] Or, une telle modulation n'a pas encore été accueillie à l'unanimité et ne permet
pas d'utiliser les techniques d'alternance-colonne pour réduire le scintillement ("flicker")
de l'écran.
[0028] De toute façon, tant pour la technologie haute tension que la technologie basse tension,
le nombre de sorties des circuits de commande est important, ce qui pose des problèmes
d'interconnexion.
[0029] L'intégration de circuits de commande des colonnes sur le substrat d'un écran à cristal
liquide pose quant à elle des problèmes de vitesse de fonctionnement, de rendement
de fabrication et d'encombrement qui limitent la complexité de tels circuits.
[0030] La présente invention propose un circuit de commande des colonnes d'un écran d'affichage
qui conserve tous les acquis des technologies microniques et submicroniques (vitesse
et densité d'intégration) et qui utilise les possibilités ouvertes par les circuits
de commande intégrés (moins d'interconnexions) tout en limitant la complexité de ces
circuits et sans être gêné par leur vitesse de fonctionnement.
[0031] L'architecture du circuit de commande objet de l'invention permet de suivre facilement
l'évolution de l'état de l'art en ce qui concerne les drivers intégrés.
[0032] De plus, le circuit objet de l'invention permet de réduire le nombre d'interconnexions
entre les circuits périphériques (drivers rapportés) qu'il comporte et l'écran auquel
il est associé.
[0033] Enfin, dans certains modes de réalisation particuliers, l'invention permet d'utiliser
la technique de l'alternat-colonne dans le cas de circuits rapportés de basse tension
qui nécessitent l'utilisation de la contre-électrode d'un écran d'affichage ainsi
que la modulation de cette contre-électrode.
[0034] De façon précise, la présente invention a pour objet un circuit de commande des colonnes
d'un écran d'affichage, cet écran comportant des lignes et des colonnes d'adressage
et étant commandé séquentiellement ligne par ligne, ce circuit de commande comprenant
un premier ensemble de circuits échantillonneurs- bloqueurs, qui est rapporté à la
périphérie de l'écran et qui est prévu pour recevoir un signal vidéo relatif à chaque
ligne à commander et pour échantillonner ce signal vidéo (appelé aussi "signal vidéo-ligne"),
ce circuit de commande étant caractérisé en ce qu'il comprend en outre :
- des moyens de multiplexage qui sont rapportés à la périphérie de l'écran et qui sont
prévus pour multiplexer les échantillons ainsi obtenus, par paquets de n échantillons,
le multiplexage ayant lieu pendant l'échantillonnage du signal vidéo- ligne suivant,
et
- un deuxième ensemble de circuits d'échantillonnage, qui est intégré sur le substrat
de l'écran, ces circuits du deuxième ensemble étant groupés par paquets de n circuits,
chacun de ces paquets de n circuits étant connecté aux moyens de multiplexage, de façon à recevoir l'un des
paquets de n échantillons, et étant prévu pour démultiplexer ce paquet de n échantillons de façon à extraire les n échantillons de ce paquet, et pour envoyer
ces n échantillons respectivement à n colonnes de l'écran.
[0035] Ainsi, l'architecture du circuit de commande objet de l'invention est mixte : ce
circuit comprend à la fois des circuits rapportés à la périphérie de l'écran et des
circuits intégrés sur l'écran.
[0036] Les circuits du deuxième ensemble faisant partie du circuit objet de l'invention
peuvent être des circuits échantillonneurs-bloqueurs.
[0037] Selon un mode de réalisation particulier du circuit objet de l'invention, ces circuits
du deuxième ensemble comprennent respectivement des condensateurs d'échantillonnage
et le circuit de commande comprend en outre des moyens de modulation de ces condensateurs,
qui appliquent à chacun de ces condensateurs une tension de référence constante, pendant
le transfert sur l'écran du signal vidéo, et qui décalent cette tension de référence
d'une tension constante, appelée tension de modulation, pendant le transfert sur l'écran
du signal vidéo suivant.
[0038] On remplace ainsi avantageusement la modulation de la contre-électrode d'un écran
par la modulation desdits condensateurs (cette modulation ayant alors lieu "à l'entrée
de l'écran").
[0039] Selon un mode de réalisation préféré, ces moyens de modulation comprennent :
- des premiers moyens de modulation des condensateurs de rang pair, pour appliquer alternativement
à ceux-ci la tension de référence puis cette tension de référence décalée de la tension
de modulation, et
- des deuxièmes moyens de modulation des condensateurs de rang impair, pour appliquer
alternativement à ceux-ci la tension de référence décalée de la tension de modulation
puis cette tension de référence, en opposition de phase avec les tensions appliquées
aux condensateurs de rang pair.
[0040] Dans ce cas, on a la possibilité d'utiliser la méthode dite d'alternance-colonne
pour réduire le scintillement de l'écran.
[0041] La présente invention sera mieux comprise à la lecture de la description d'exemples
de réalisation donnés ci-après à titre purement indicatif et nullement limitatif,
en faisant référence aux dessins annexés sur lesquels :
- la figure 1, déjà décrite, montre schématiquement un écran d'affichage à cristal liquide,
- la figure 2 montre de façon schématique un circuit de commande des colonnes d'un écran
d'affichage, qui est conforme à la présente invention,
- la figure 3 est un diagramme temporel expliquant le fonctionnement du circuit de commande
représenté sur la figure 2,
- la figure 4 illustre schématiquement la modulation classique de la contre-électrode
d'un écran à cristal liquide (sans alternat-colonne),
- la figure 5 est un diagramme temporel qui explique la modulation des condensateurs
que comporte un circuit de commande conforme à l'invention,
- la figure 6 représente de façon schématique et partielle un écran à cristal liquide
comportant un circuit de commande des colonnes conforme à l'invention, dans lequel
on met en oeuvre une technique d'alternat-colonne en modulant des condensateurs que
comporte ce circuit de commande,
- la figure 7 est un diagramme temporel qui explique la modulation de ces condensateurs
pour la mise en oeuvre de cette technique,
- la figure 8 est un schéma d'un circuit élémentaire de commande de colonne qui est
utilisable dans la présente invention pour être intégré sur le substrat d'un écran
d'affichage à cristal liquide,
- la figure 9 est un diagramme temporel relatif au circuit représenté sur la figure
8,
- la figure 10 est un schéma d'un autre circuit élémentaire de commande de colonne qui
est utilisable dans la présente invention pour être intégré sur le substrat d'un écran
d'affichage à cristal liquide,
- la figure 11 est un diagramme temporel relatif au circuit de la figure 10,
- la figure 12 est un schéma d'un circuit de commande utilisable dans la présente invention
pour être rapporté à la périphérie d'un écran d'affichage à cristal liquide,
- la figure 13 est un diagramme temporel relatif au circuit représenté sur la figure
12,
- la figure 14 représente le schéma d'un autre circuit de commande utilisable dans la
présente invention pour être rapporté à la périphérie d'un écran d'affichage à cristal
liquide, et
- la figure 15 est un diagramme temporel relatif au circuit de commande représenté sur
la figure 14.
[0042] Sur la figure 2, on a représenté schématiquement un mode de réalisation particulier
du circuit de commande objet de l'invention.
[0043] Ce circuit schématiquement représenté sur la figure 2 est destiné à commander les
N colonnes C1, C2 ..., CN d'un écran d'affichage à cristal liquide ECR.
[0044] Le circuit représenté sur la figure 1 comprend :
- un premier ensemble CR de circuits échantillonneurs- bloqueurs, qui est rapporté à
la périphérie de l'écran,
- des moyens de multiplexage MR qui sont également rapportés à la périphérie de l'écran
et qui sont associés au premier ensemble de circuits CR, et
- un deuxième ensemble CI de circuits de démultiplexage qui est, quant à lui, intégré
sur le substrat S de l'écran ECR.
[0045] Le premier ensemble CR comprend N circuits échantillonneurs-bloqueurs EB1 ... EBN
qui reçoivent les signaux vidéos successifs correspondant respectivement aux lignes
de l'écran (cet écran étant commandé séquentiellement ligne par ligne).
[0046] Ces signaux vidéos arrivent aux circuits échantillonneurs-bloqueurs EB1 ... EBN par
l'intermédiaire de bus internes BI.
[0047] On a en fait représenté sur la figure 2 un seul bus interne, ce qui correspond au
cas d'un écran monochrome.
[0048] Dans le cas d'un écran en couleur, on sait qu'il y a en fait trois bus internes (on
se reportera à la demande de brevet français n 90 12419 du 9 octobre 1990 déjà citée,
figure 3, sur laquelle on voit trois bus internes connectés à des circuits échantillonneurs-bloqueurs).
[0049] Chaque signal vidéo, ou signal vidéo ligne, est échantillonné en N points par les
N circuits EB1 ... EBN.
[0050] L'échantillonnage des signaux vidéos est réalisé grâce aux N interrupteurs il ...
iN des circuits échantillonneurs- bloqueurs EB1 ... EBN, qui sont commandés successivement
par un registre à décalage non représenté.
[0051] On note Fe la fréquence d'échantillonnage des signaux vidéos.
[0052] Les moyens de multiplexage MR sont destinés à multiplexer les N échantillons ainsi
obtenus, par paquet de
n échantillons (n étant un nombre entier tel que 1≦n≦N).
[0053] Ce multiplexage a lieu pendant l'échantillonnage du signal vidéo ligne suivant.
[0054] Sur la figure 2, on voit que les moyens de multiplexage comprennent N interrupteurs
groupés par paquets de
n interrupteurs I1 ... In, In+1 ... I2n, ..., IN-n+1 ... IN.
[0055] Ces
n interrupteurs sont commandés successivement par des moyens appropriés, par exemple
un registre à décalage dont la fréquence vaut (n/N)xFe.
[0056] Le deuxième ensemble CI comprend N circuits CE1 ... CEN qui sont respectivement associés
aux colonnes C1 ... CN de l'écran et qui sont groupés par paquets de
n circuits, comme on le voit sur la figure 2.
[0057] On a ainsi N/n paquets de
n circuits de démultiplexage CE1 ... CEn, ..., CEN-n+1 ... CEN.
[0058] Comme on le voit sur la figure 2, les N/n paquets de circuits sont respectivement
connectés aux paquets d'interrupteurs des moyens de multiplexage par des lignes d'interconnexions
L1, L2, ... LN/n.
[0059] Ainsi, chaque paquet de
n circuits de démultiplexage reçoit, par l'intermédiaire d'une ligne d'interconnexion,
l'un des paquets de
n échantillons formés, et démultiplexe ce paquet de
n échantillons.
[0060] Ce démultiplexage permet d'extraire les n échantillons du paquet considéré.
[0061] Ces
n échantillons extraits sont alors envoyés à n colonnes de l'écran après un décalage
du niveau du signal échantillonné, suivant les besoins de l'écran, ce décalage étant
réalisé par des moyens non représentés sur la figure 2.
[0062] On reviendra sur ce décalage, ou modulation, par la suite.
[0063] Dans un écran classique, une telle modulation est réalisée avec la contre-électrode
de cet écran.
[0064] On précise que les circuits CE1 ... CEN comprennent respectivement des interrupteurs
j1 ... jN qui permettent le démultiplexage des paquets en n échantillons.
[0065] Ces interrupteurs j1 ... jN sont bien entendu groupés par paquets de
n interrupteurs et, dans chacun de ces paquets, les interrupteurs sont successivement
commandés par des moyens appropriés, par exemple un registre à décalage (non représenté).
[0066] La fréquence du démultiplexage est égale à (n/N)xFe.
[0067] On notera qu'on a considéré dans ce qui précède N/n paquets de
n composants ce qui implique que N est divisible par
n.
[0068] Cependant, il est toujours possible de réaliser de tels groupements de
n composants, quitte à ne pas utiliser certaines commandes de colonne de l'écran.
[0069] On précise que les circuits de commande, ou drivers, qui sont rapportés sur la périphérie
de l'écran ECR, peuvent éventuellement intégrer d'autres fonctions telles que l'amplification
vidéo, la compensation de température, la correction de gamma, la mémoire de ligne
et la protection de ces circuits.
[0070] De plus, divers modes de fonctionnement sont possibles tels que commande des colonnes
de l'écran par des circuits situés d'un seul côté de l'écran, commande des colonnes
de l'écran par des circuits situés des deux côtés de cet écran, écran en couleur ou
écran monochromatique, sens normal/reverse.
[0071] On remarquera aussi que les échantillons sont multiplexés par paquets de
n échantillons successifs dans le cas où les colonnes de l'écran sont commandées par
des circuits situés d'un côté de l'écran.
[0072] Ce n'est pas le cas d'un écran dont les colonnes sont commandées par des circuits
situés des deux côtés de l'écran, car, dans ce cas, on réalise d'un côté de l'écran
le multiplexage par paquets de n échantillons impairs successifs et, de l'autre côté,
le multiplexage par paquets de
n échantillons pairs successifs.
[0073] On constate que le circuit de commande conforme à l'invention, qui est schématiquement
représenté sur la figure 2, permet effectivement de réduire le nombre d'interconnexions
puisque seulement N/n interconnexions sont nécessaires entre les moyens de multiplexage
MR et le deuxième ensemble de circuits CI qui est intégré sur le substrat S de l'écran
alors que dans l'art antérieur on a besoin de N interconnexions entre les drivers
et les colonnes de cet écran.
[0074] Dans le cas d'un écran couleur, le nombre
n peut être choisi égal à 6 (on choisit un nombre
n multiple de trois, puisqu'il y a trois couleurs).
[0075] On notera les deux cas particuliers suivants : n=1 et n=N.
[0076] Dans le cas où n=1, on retrouve l'équivalent classique de drivers rapportés avec,
en plus, des possibilités de modulation et d'alternance-colonne qui seront explicitées
par la suite.
[0077] Le cas où n=N est le cas de drivers intégrés sur l'écran avec éventuellement certaines
fonctions dans les circuits rapportés sur la périphérie de l'écran (ce cas-limite
étant d'autant plus facile à réaliser que l'écran est plus petit).
[0078] On voit que l'invention permet de diminuer non seulement le nombre d'interconnexions
mais encore la fréquence d'échantillonnage sur l'écran.
[0079] En effet, même si l'on a toujours besoin de la fréquence Fe (fréquence d'échantillonnage
du signal vidéo ligne) au niveau des circuits rapportés sur la périphérie de l'écran,
le démultiplexage n'a lieu qu'à la fréquence Fex(n/N) au niveau de l'écran, d'où un
facteur de réduction égal à n/N (si
n est différent de N).
[0080] Ceci est valable tant pour un écran monochrome qu'un écran couleur pour lequel cette
fréquence de démultiplexage reste égale à Fex(n/N).
[0081] Ainsi, avec l'invention, les performances d'un écran à cristal liquide ne sont plus
limitées par la fréquence d'échantillonnage possible au niveau de drivers intégrés
sur l'écran.
[0082] De plus, le choix de la valeur de
n permet de suivre l'état de l'art en matière de drivers intégrés sur un écran à cristal
liquide (en ce qui concerne la fréquence d'échantillonnage avec de tels drivers).
[0083] Le chronogramme représenté sur la figure 3 illustre le fonctionnement du circuit
de commande qui est représenté sur la figure 2.
[0084] La ligne A de la figure 3 montre des signaux vidéos- lignes successifs SVi, SVi+1,
SVi+2 qui arrivent aux circuits échantillonneurs-bloqueurs EB1 ... EBN de la figure
2.
[0085] La ligne B de la figure 3 représente l'échantillonnage de ces signaux vidéos par
ces circuits échantillonneurs-bloqueurs EB1 ... EBN, cet échantillonnage ayant lieu
à la fréquence Fe et conduisant à un ensemble de N échantillons pour chaque signal
vidéo.
[0086] On voit sur la ligne B les échantillonnages echi, echi+1, echi+2 correspondant respectivement
aux signaux SVi, SVi+1, SVi+2.
[0087] La ligne C de la figure 3 montre le multiplexage des échantillons par paquets de
n échantillons, d'où l'obtention de N/n tels paquets.
[0088] On voit que le multiplexage relatif à un signal vidéo- ligne a lieu pendant l'échantillonnage
du signal vidéo-ligne suivant.
[0089] C'est ainsi que le multiplexage mi relatif au signal vidéo SVi a lieu pendant l'échantillonnage
du signal vidéo suivant SVi+1.
[0090] On notera que, sur la ligne C, on a seulement représenté le signal échantillonné
(paquet de
n échantillons) qui est issu de l'une des N/n sorties des moyens de multiplexage MR
de la figure 2.
[0091] Les N/n paquets de
n échantillons sont respectivement disponibles en même temps sur ces N/n sorties.
[0092] La ligne D de la figure 3 symbolise le transfert de ces paquets d'échantillons vers
les circuits de démultiplexage CE1 ... CEN intégrés sur le substrat de l'écran ECR
de la figure 2.
[0093] La ligne E de la figure 3 représente le démultiplexage des paquets de
n échantillons, à la fréquence (n/N)xFe, par ces circuits de démultiplexage CE1 ...
CEN.
[0094] Ce démultiplexage est quasiment simultané avec le multiplexage correspondant (par
exemple, le démultiplexage correspondant au signal vidéo SVi a lieu pendant l'échantillonnage
du signal vidéo SVi+1).
[0095] Enfin, la ligne F de la figure 3 représente le transfert, vers n colonnes de l'écran,
des signaux ainsi démultiplexés.
[0096] On voit par exemple le signal démultiplexé vi qui est transféré vers n colonnes de
l'écran et qui correspond au signal vidéo SVi.
[0097] On observe que ce transfert a lieu pendant l'échantillonnage du signal vidéo SVi+2.
[0098] Cependant, on précise que ceci n'est pas obligatoire : dans un mode de réalisation
plus simple, ce transfert pourrait avoir lieu pendant l'échantillonnage du signal
vidéo SVi+1.
[0099] Plus précisément, dans le cas où
n est égal à 1 ou dans le cas où les circuits intégrés sur le substrat de l'écran ont
simplement une fonction d'échantillonnage et n'ont pas de fonction de maintien des
signaux démultiplexés sur les colonnes pendant toute la durée d'adressage d'une ligne
de l'écran, le transfert du signal démultiplexé correspondant au signal vidéo-ligne
SVi peut se faire pendant l'échantillonnage du signal vidéo-ligne SVi+1.
[0100] On va maintenant décrire un mode de réalisation particulier de l'invention permettant
de "ramener" la modulation de la contre-électrode d'un écran à cristal liquide à l'entrée
de cet écran.
[0101] On commence par rappeler la méthode classique de modulation de cette contre-électrode.
[0102] La plupart des écrans d'affichage à cristal liquide nécessitent une tension de commande
de l'ordre de 12V crête à crête.
[0103] Dans ce cas, il faut que le circuit de commande des colonnes de l'écran, qui est
rapporté à la périphérie de cet écran, soit capable de supporter une tension élevée
d'au moins 12V.
[0104] Ceci ne permet pas de réaliser ce circuit avec des méthodes autorisant une haute
densité d'intégration et une grande vitesse de fonctionnement, qui sont indispensables
pour les écrans de grande taille.
[0105] Si l'on utilise un circuit de commande à basse tension (entre 0 et 6V), il faut alors
moduler la contre-électrode de l'écran.
[0106] Ceci est schématiquement illustré par la figure 4 où l'on voit un écran à cristal
liquide ECR comportant une contre- électrode CE.
[0107] Dans l'exemple représenté sur cette figure 4, la commande des colonnes se fait des
deux côtés de l'écran : les colonnes impaires C1, C3 ... C2p-1 sont commandées par
un premier ensemble de drivers (non représentés) tandis que les colonnes paires C2,
C4 ... C2p sont commandées par un ensemble de drivers (non représentés) situés de
l'autre côté de l'écran.
[0108] De plus, la contre-électrode est munie de moyens MCE destinés à moduler cette contre-électrode.
[0109] On rappelle que, au niveau de l'écran, chaque pixel est un condensateur dont l'une
des bornes est commandée par la sortie du driver-colonne correspondant, par l'intermédiaire
d'un interrupteur, l'autre borne de ce condensateur étant reliée à un plan de masse
qui est commun à tout les pixels de l'écran et qui est constitué par la contre-électrode.
[0110] Pendant un premier signal vidéo-ligne, on applique une tension comprise entre 0 et
6V sur chaque pixel (ceci constitue l'alternat positif), tandis que la contre-électrode
est maintenue à 0V.
[0111] Pendant le signal vidéo-ligne suivant (alternat négatif), on applique encore une
tension comprise entre 0 et 6V sur ce pixel mais, en même temps, on applique (grâce
aux moyens de modulation MCE) une tension de 6V à la contre-électrode.
[0112] Ceci a pour effet de soumettre le pixel à une tension comprise entre -6V et 0V.
[0113] Par conséquent, bien que le circuit de commande de la colonne correspondant à ce
pixel fonctionne avec des tension de 6V crête à crête, le pixel dispose de 12 volts
crête à crête.
[0114] En revenant au circuit de commande conforme à l'invention représenté sur la figure
2, on voit que les circuits de démultiplexage CE1 ... CEN comprennent des condensateurs
d'échantillonnage ce1 ... ceN.
[0115] Il est alors possible, conformément à l'invention, de réaliser la modulation précédente
sur ces condensateurs d'échantillonnage en laissant la contre-électrode à un potentiel
fixe.
[0116] Grâce à cette modulation, on décale le signal d'entrée de chaque colonne de l'écran.
[0117] Plus précisément, pour réaliser cela, on munit le circuit conforme à l'invention,
représenté sur la figure 2, de moyens de modulation (non représentés) des condensateurs
ce1 ... ceN et ces moyens de modulation sont prévus pour appliquer, à chacun de ces
condensateurs, une tension de référence constante pendant un signal vidéo-ligne, et
pour décaler cette tension de référence d'une tension constante ("tension de modulation")
pendant le signal vidéo-ligne suivant.
[0118] La modulation devient ainsi plus facile à réaliser car les problèmes causés par la
modulation de la contre-électrode et liés à l'énorme capacité de contre-électrode
ne se posent plus.
[0119] Le diagramme temporel de la figure 5 illustre la modulation de ces condensateurs
ce1 ... ceN des circuits de démultiplexage intégrés sur l'écran.
[0120] La ligne A de la figure 5 montre cette modulation :
- pendant un signal vidéo-ligne, une tension de référence constante (0V dans l'exemple
représenté) est appliquée à chacun de ces condensateurs d'échantillonnage et,
- pendant le signal vidéo-ligne suivant, cette tension de référence constante est décalée
d'une tension constante égale à 6V dans l'exemple représenté.
[0121] Dans cet exemple, les circuits (drivers) intégrés sur l'écran reçoivent un signal
qui varie entre 0 et 6V et chaque pixel de l'écran reçoit un signal qui varie entre
0 et 6V pendant que le condensateur d'échantillonnage correspondant est maintenu à
0V et ce pixel reçoit un signal qui varie entre -6V et 0V pendant que le condensateur
d'échantillonnage est maintenu à 6V.
[0122] Ceci revient bien à disposer de 12V crête à crête au niveau du pixel.
[0123] Il est à noter que, si l'on veut faire le transfert de l'information vers toutes
les colonnes simultanément pour un même signal vidéo-ligne, il faut prévoir deux condensateurs
par colonne pour pouvoir stocker l'information.
[0124] Ceci est d'ailleurs illustré par la figure 8 sur laquelle on reviendra par la suite.
[0125] Les figures 6 et 7 illustrent la possibilité d'utiliser la technique de l'alternat
colonne avec la présente invention.
[0126] On commence par faire un rappel sur cette technique.
[0127] Dans les écrans à cristal liquide, il est connu d'appliquer à chaque pixel un signal
qui, pendant un signal vidéo- ligne, varie entre 0 et 6V par exemple et qui varie
entre -6V et 0V pendant le signal vidéo-ligne suivant.
[0128] On a ainsi une succession d'alternats positifs et d'alternats négatifs.
[0129] Lorsque toute une image vidéo est d'un alternat et toute l'image vidéo suivante est
de l'alternat opposé, on voit apparaître sur l'écran un scintillement ("flicker").
[0130] Pour réduire ce phénomène, il est connu de donner aux tensions appliquées à des pixels
voisins des signes opposés pendant la même image vidéo.
[0131] Suivant qu'on applique cette alternance aux lignes adjacentes ou aux colonnes adjacentes,
on parle "d'alternance ligne" ou "d'alternance colonne".
[0132] La fréquence de ligne étant assez faible, il est facile de moduler la contre-électrode
de l'écran pour réaliser l'alternance ligne.
[0133] Par contre, la fréquence de colonne est plus élevée et l'alternance colonne est impossible
dans le cas de la modulation de la contre-électrode.
[0134] D'ailleurs cette impossibilité résulte également du fait que la contre-électrode
est commune à toutes les colonnes de l'écran.
[0135] La présente invention permet de remédier à cet inconvénient en utilisant encore les
condensateurs d'échantillonnage faisant partie des circuits qui sont intégrés sur
le substrat de l'écran.
[0136] On munit les condensateurs d'échantillonnage de rang pair de moyens de modulation
qui appliquent alternativement à ces condensateurs la tension de référence mentionnée
plus haut puis cette tension de référence décalée de la tension de modulation.
[0137] De plus, on munit les condensateurs de rang impair d'autres moyens de modulation
qui appliquent alternativement à ces condensateurs la tension de référence décalée
de la tension de modulation puis cette tension de référence, en opposition de phase
avec les tensions appliquées au condensateurs de rang pair.
[0138] Ainsi, l'alternance colonne ne pose plus de problèmes.
[0139] Pendant un signal vidéo-ligne et en alternance, les condensateurs pairs et les condensateurs
impairs reçoivent des signaux complémentaires de modulation.
[0140] Ceci est schématiquement illustré par la figure 6 qui se rapporte encore à un écran
à cristal liquide ECR dans lequel la commande des colonnes se fait par les deux côtés
de l'écran.
[0141] Sur cette figure 6, on voit les colonnes impaires C1 ...C2p-1 et les colonnes paires
C2 ... C2p.
[0142] On voit également la contre-électrode CE de l'écran qui, dans l'exemple représenté,
est maintenue constamment à 0V.
[0143] On voit aussi les circuits de démultiplexage CE1, CE2 ... CE2p qui sont intégrés
sur l'écran et qui sont respectivement associés aux colonnes.
[0144] Les circuits de démultiplexage impairs sont d'un côté de l'écran et les circuits
de démultiplexage pairs sont de l'autre côté de l'écran.
[0145] On voit également les condensateurs c1 ... c2p-1 faisant partie des circuits de démultiplexage
pairs et les condensateurs c2 ... c2p faisant partie des circuits de démultiplexage
impairs.
[0146] Le circuit de commande de l'écran comprend des moyens MCI de modulation des condensateurs
impairs ainsi que des moyens MCP de modulation des condensateurs pairs.
[0147] Le chronogramme de la figure 7 explique le fonctionnement du circuit de commande
de la figure 6.
[0148] Les lignes A et B de la figure 7 montrent que, pendant un signal vidéo-ligne, les
moyens de modulation MCP appliquent aux condensateurs pairs une tension de référence
constante qui vaut 0V dans l'exemple représenté (ligne A) tandis que les moyens de
modulation MCI appliquent aux condensateurs impairs une tension constante de 6V dans
l'exemple représenté (ligne B).
[0149] Pendant le signal vidéo-ligne suivant, les moyens de modulation MCP appliquent aux
condensateurs pairs une tension de 6V tandis que les moyens de modulation MCI appliquent
aux condensateurs impairs une tension de 0V.
[0150] Le lignes C et D de la figure 7 montrent que, pendant un signal vidéo-ligne, les
colonnes paires reçoivent un signal qui varie entre 0 et 6V alors que les colonnes
impaires reçoivent un signal qui varie entre -6V et 0V.
[0151] Pendant le signal vidéo-ligne suivant, les colonnes paires reçoivent un signal qui
varie entre -6V et 0V tandis que les colonnes impaires reçoivent un signal qui varie
entre 0 et 6V.
[0152] Tous les pixels des colonnes paires et des colonnes impaires reçoivent encore des
signaux de 12V crête à crête.
[0153] Dans la présente invention, du fait qu'une partie des circuits de commande des colonnes
d'un écran d'affichage est rapportée sur cet écran, les exigences concernant les circuits
de commande qui sont intégrés sur l'écran sont réduites.
[0154] La structure la plus simple que l'on puisse trouver pour les circuits élémentaires
de commande de colonne intégrés sur l'écran est celle que l'on voit sur la figure
6 où ces circuits élémentaires de commande comprennent chacun un condensateur muni
d'un premier interrupteur pour charger ce condensateur et d'un autre interrupteur
pour le décharger vers la colonne correspondante (sans passer par un amplificateur).
[0155] Comme on l'a vu, ce condensateur a avantageusement sa propre modulation.
[0156] On peut envisager d'ajouter un circuit suiveur entre ce condensateur et l'écran.
[0157] On peut également envisager de compenser le décalage ("offset") de ce circuit suiveur,
toutes les améliorations classiques pouvant d'ailleurs être ajoutées.
[0158] On a représenté sur les figures 8 et 10 des schémas de circuits élémentaires de commande
ou "drivers" qui sont intégrés sur le substrat d'un écran d'affichage à cristal liquide
conformément à l'invention.
[0159] Sur les figures 12 et 14 on a représenté des schémas de "drivers" qui sont rapportés
sur la périphérie de l'écran et qui résultent de légères modifications de drivers
rapportés, connus par la document relatif au circuit PCD162S qui a été mentionné plus
haut.
[0160] La figure 8 est le schéma d'un échantillonneur-bloqueur ebij qui, conformément à
l'invention, est intégré en plusieurs exemplaires sur le substrat d'un écran d'affichage
à cristal liquide pour commander les colonnes de cet écran.
[0161] Il s'agit de l'échantillonneur-bloqueur numéro j du paquet
i regroupant
n tels échantillonneurs-bloqueurs.
[0162] Sur la figure 8, on voit également la colonne Cij correspondante, la contre-électrode
CE de l'écran et l'entrée Ei commune à tous les échantillonneurs-bloqueurs du paquet
i.
[0163] L' échantillonneur-bloqueur ebij comprend, de façon connue, un condensateur d'échantillonnage
2 qui reçoit des signaux de l'entrée Ei et qui est associé
- d'une part à deux interrupteurs électroniques 4 et 6 commandés par un signal FSj et
- d'autre part à deux interrupteurs électroniques 8 et 10 commandés par un signal FH.
[0164] Les interrupteurs 4 et 6 réalisent la fonction de multiplexage en échantillonnant
le signal de l'entrée Ei.
[0165] Les interrupteurs 8 et 10 réalisent simultanément la modulation du signal échantillonné
et le transfert de ce signal vers le condensateur de maintien 18.
[0166] Le condensateur 2 peut être en outre associé, mais non obligatoirement, à deux autres
interrupteurs électroniques 12 et 14 commandés par un signal RZ2 et permettant de
protéger les drivers rapportés à la périphérie de l'écran, après la modulation du
condensateur Z et avant l'échantillonnage de la ligne suivante.
[0167] Un circuit de maintien comprend un amplificateur 16 qui est relié au condensateur
2 par l'intermédiaire des interrupteurs 8 et 10, ainsi qu'un condensateur de stockage
18 et un interrupteur électronique 20 montés en parallèle, l'interrupteur 20 étant
commandé par un signal RZ1 et servant à la remise à zéro du condensateur.
[0168] La sortie de l'amplificateur 16 est reliée à la colonne Cij.
[0169] De façon analogue aux techniques utilisées dans le driver PCD162S, on peut ajouter
un circuit de test TSi comportant une porte 22 de type ET et un interrupteur électronique
24, la porte 22 étant commandée par les signaux TEST et FSj.
[0170] On voit également la sortie de test Si du paquet
i d'échantillonneurs-bloqueurs.
[0171] On précise que les signaux RZ1, RZ2, RH et TEST sont communs à tous les échantillonneurs-bloqueurs.
[0172] Le signal FSj, issu d'un registre à décalage (intégré ou non sur l'écran), est commun
à tous les échantillonneurs-bloqueurs j de tous les paquets
i.
[0173] Le signal MD, appliqué à l'interrupteur 10, est commun à tous les échantillonneurs-bloqueurs
suivant le même alternat, et les autres échantillonneurs-bloqueurs voient ce signal
MD décalé d'un signal vidéo-ligne.
[0174] Le chronogramme de la figure 9 illustre le fonctionnement de l'échantillonneur-bloqueur
de la figure 8 et l'on voit sur ce chronogramme les divers signaux RZ1, FH, RZ2, FSj
(j variant de 1 à n) et le signal MD.
[0175] Les signaux RZ1, FH, RZ2 et MD sont appliqués pendant le retour-ligne et viennent
d'entrée de commande de l'écran.
[0176] L'entrée TEST permet d'activer le mode TEST et de se servir ainsi de la sortie de
test Si (voir les documents relatifs au driver PCD162S).
[0177] Sur le chronogramme de la figure 9, le premier groupe AN de signaux FS1 ... FSn est
relatif au démultiplexage pendant l'alternat négatif tandis que le deuxième groupe
AP de signaux FS1 ... FSn est relatif au démultiplexage pendant l'alternat positif.
[0178] On décrit ci-après brièvement le fonctionnement de l'échantillonneur-bloqueur de
la figure 8.
[0179] Pendant le signal FSj le signal vidéo est échantillonné sur le condensateur 2.
[0180] Au retour ligne suivant, RZ1 remet à zéro le condensateur 18.
[0181] Ensuite MD (suivant l'alternat) module le signal au condensateur 2 et FH réalise
le transfert de l'échantillon vers le condensateur 18.
[0182] RZ2 permet ensuite de décharger le condensateur 2 et de s'assurer que le circuit
en amont ne voit pas de tension trop forte.
[0183] Un autre mode de réalisation particulier des échantillonneurs-bloqueurs intégrés
sur le substrat de l'écran d'affichage est représenté sur la figure 10.
[0184] On a encore représenté l'échantillonneur-bloqueur j du paquet
i regroupant
n échantillonneurs-bloqueurs.
[0185] On voit sur la figure 10 l'entrée Ei commune à tous les échantillonneurs-bloqueurs
de ce paquet
i ainsi que la colonne Cij associée à l'échantillonneur-bloqueur j du paquet
i.
[0186] L'échantillonneur-bloqueur Ebij représenté sur la figure 10 comprend
- un condensateur 26 qui sert à l'échantillonnage pendant l'alternat négatif et
- un condensateur 28 qui sert à l'échantillonnage pendant l'alternat positif.
[0187] Le condensateur 26 est associé
- d'une part à deux interrupteurs électroniques T1 et T2 commandés par des signaux TDM
et servant au transfert de l'information vers l'écran pendant l'alternat négatif,
et
- d'autre part à deux interrupteurs électroniques T3 et T4 commandés par des signaux
ECMj et servant à échantillonner le signal d'entrée pendant l'alternat négatif.
[0188] Le condensateur 28 est d'une part associé à deux interrupteurs électroniques T5 et
T6 commandés par des signaux TDP et servant au transfert de l'information vers l'écran
pendant l'alternat positif.
[0189] Le fait d'appliquer la tension de modulation constante md (par exemple 6v) via T5
décale le signal échantillonné d'autant.
[0190] Le condensateur 28 est associé d'autre part à deux interrupteurs électroniques T7
et T8 commandés par des signaux ECPj et servant à échantillonner le signal d'entrée
pendant l'alternat positif.
[0191] Pour protéger les circuits de commande, ou drivers, rapportés sur la périphérie de
l'écran, on peut prévoir, mais ce n'est pas obligatoire, deux autres interrupteurs
électroniques T9 et T10 associés au condensateur 28, commandés par des signaux RZP
et servant à décharger le condensateur 28 avant d'échantillonner de nouveau le signal
d'entrée.
[0192] L'échantillonneur-bloqueur de la figure 10 comprend également un amplificateur 30
qui reçoit, sur son entrée non- inverseuse, les signaux provenant des condensateurs
26 et 28.
[0193] La sortie de cet amplificateur 30 est reliée à son entrée inverseuse.
[0194] On peut prévoir, mais ce n'est pas obligatoire, un circuit de correction d'offset
CCO entre l'amplificateur 30 et la sortie commune aux deux interrupteurs T2 et T6
respectivement commandés par les signaux TDM et TDP, comme on le voit sur la figure
10.
[0195] Ce circuit de correction d'offset CCO comprend un condensateur 32 associé à un interrupteur
électronique T12 commandé par un signal TD et également associé à deux autres interrupteurs
électroniques T13 et T14 commandés par un signal OFF.
[0196] Ce circuit de correction d'offset CCO comprend également un autre interrupteur électronique
T15 qui est monté entre l'entrée inverseuse de l'amplificateur 30 et une borne du
condensateur 32 et qui est également commandé par le signal OFF.
[0197] Pendant OFF les transistors T13, T14 et T15 font charger la valeur de l'offset de
l'amplificateur 30 sur le condensateur 32.
[0198] Pendant TD, le transistor T12 assure le transfert de l'information du condensateur
26 pour l'alternat négatif et du condensateur 28 pour l'alternat positif vers l'écran
à travers l'amplificateur-suiveur 30, tout en soustrayant la valeur de l'offset précédemment
chargée sur le condensateur 32.
[0199] Dans le cas de la figure 10, on peut encore prévoir, mais ce n'est pas obligatoire,
un circuit de test TSi à la sortie de l'amplificateur 30.
[0200] Le chronogramme de la figure 11 explicite le fonctionnement de l'échantillonneur-bloqueur
de la figure 10 et montre les divers signaux utilisés.
[0201] Sur la figure 11, l'accolade I correspond à l'échantillonnage en alternat positif
de la ligne vidéo en cours et au transfert en alternat négatif de la ligne vidéo précédente.
[0202] L'accolade II correspond à l'échantillonnage en alternat négatif de la nouvelle ligne
vidéo et au transfert en alternat positif de la ligne vidéo qu'on vient d'échantillonner.
[0203] On précise que les signaux TD, RZP, OFF et TEST sont communs à tous les échantillonneurs-bloqueurs.
[0204] Le signal ECj, issu d'un registre à décalage (intégré ou non sur l'écran) est commun
à tous les échantillonneurs-bloqueurs j de tous les paquets i.
[0205] On ajoute qu'on peut utiliser les signaux de base ECj et TD pour former localement
les signaux ECP1 ... ECPn et les signaux ECM1 ... ECMn ainsi que les signaux TDP et
TDM.
[0206] Les signaux OFF, TD et RZP viennent d'entrées de commande de l'écran.
[0207] Le signal ECj (j variant de 1 à n) provient d'un registre à décalage, intégré ou
non.
[0208] Sur la figure 12, on a représenté le schéma d'un mode de réalisation particulier
d'un circuit de commande rapporté sur la périphérie d'un écran d'affichage à cristal
liquide, conformément à la présente invention.
[0209] Dans l'exemple représenté, l'affichage se fait avec trois couleurs et il y a donc
trois bus internes portant respectivement les références R, V et B.
[0210] De plus, dans cet exemple, chaque ligne d'interconnexion, telle que la ligne Li,
qui relie le circuit de commande rapporté à la périphérie de l'écran à des circuits
qui sont intégrés sur le substrat de l'écran, est associée à trois colonnes de l'écran
(non représentées).
[0211] Ainsi, dans l'exemple considéré, n est égal à 3 et le circuit de la figure 12 comprend
trois cellules d'échantillonnage- blocage (une par couleur).
[0212] Dans cet exemple, l'échantillonnage/ multiplexage a lieu en deux temps dans ce circuit
rapporté de la figure 12.
[0213] C'est pourquoi chaque ligne d'interconnexion telle que la ligne Li est associée à
deux groupes G1 et G2 comprenant chacun trois condensateurs d'échantillonnage.
[0214] Dans l'exemple représenté sur la figure 12, cette ligne d'interconnexion Li est également
associée à des moyens de correction d'offset CO, cette correction d'offset étant optionnelle.
[0215] Ainsi, comme on le voit sur la figure 12, chaque cellule d'échantillonnage-blocage
comprend :
- dans le groupe G1, un condensateur d'échantillonnage 32R ou 32V ou 32B qui est associé
à deux interrupteurs électroniques d'échantillonnage elR ou e1V ou e1B commandés par
des signaux E1R ou E1V ou E1B ainsi qu'à deux autres interrupteurs électroniques de
transfert t1R ou t1V ou t1B qui sont commandés par des signaux T1R ou T1V ou T1B,
- dans le groupe G2, un condensateur d'échantillonnage 34R ou 34V ou 34B qui est associé
à deux interrupteurs électroniques d'échantillonnage e2R ou e2V ou e2B commandés par
des signaux E2R ou E2V ou E2B ainsi qu'à deux autres interrupteurs électroniques de
transfert t2R ou t2V ou t2B commandés par des signaux T2R ou T2V ou T2B, et
- dans les moyens de correction d'offset CO, un condensateur 36R ou 36V ou 36B qui sert
à échantillonner l'offset des circuits situés en aval et qui est associé
- à un interrupteur électronique tD qui est commandé par un signal TD servant à échantillonner
l'offset, et
- à un autre interrupteur électronique tDR ou tDV ou tDB qui est commandé par un signal
TDR ou TDV ou TDB servant à corriger l'offset.
[0216] Dans l'exemple représenté sur la figure 12, il y a également un amplificateur de
maintien 38 qui est commun aux groupes G1 et G2 ainsi qu'aux moyens de correction
d'offset CO, comme on le voit sur la figure 12.
[0217] Cet amplificateur 38 est associé à un condensateur de stockage 40 et à un interrupteur
42 qui est commandé par un signal RAZ servant à la décharge du condensateur de stockage
40.
[0218] La sortie de cet amplificateur 38 est reliée à la ligne d'interconnexion Li.
[0219] Cependant, on peut insérer entre la sortie de cet amplificateur 38 et la ligne d'interconnexion
Li un circuit BF comportant un amplificateur de sortie 44 ("buffer") mais ce n'est
pas obligatoire.
[0220] On peut également insérer entre cet amplificateur de sortie 44 et la ligne d'interconnexion
Li un circuit de protection de sortie PS comprenant trois interrupteurs électroniques
46, 48 et 50 mais ceci n'est pas non plus obligatoire.
[0221] Le chronogramme de la figure 13 permet de comprendre le fonctionnement du circuit
de commande représenté sur la figure 12.
[0222] Les signaux TD1R, TD1V, TD1B, TD2R, TD2V et TD2B sont formés à partir des signaux
TDR, TDV et TDB.
[0223] Sur ce chronogramme, on a représenté des intervalles de temps VL1 et VL2 qui correspondent
à deux signaux vidéo-lignes consécutifs et qui sont séparés par des intervalles RL
de retour de ligne.
[0224] Tous les signaux commandant les interrupteurs d'échantillonnage du groupe G2 sont
dans l'intervalle VL1 alors que tous les signaux commandant les interrupteurs d'échantillonnage
du groupe G1 sont dans l'intervalle VL2.
[0225] La position relative des signaux commandant les interrupteurs d'échantillonnage correspondant
aux couleurs R, V et B dépend du type d'écran considéré ("mono-côté", "bi-côté", "reverse"
ou "non reverse").
[0226] Il est à noter que la position temporelle exacte des signaux qui commandent les interrupteurs
d'échantillonnage dépend du numéro du pixel à adresser.
[0227] L'échantillonnage en deux temps à lieu de la façon suivante :
- pendant un signal vidéo-ligne, l'échantillonnage a lieu dans le groupe G1,
- pendant le signal vidéo-ligne suivant, ce qui a été échantillonné dans le groupe G1
est transféré vers la ligne d'interconnexion Li et l'échantillonnage a lieu dans le
groupe G2,
- pendant le signal vidéo-ligne suivant le précédent, ce qui a été échantillonné dans
le groupe G2 est transféré vers la ligne d'interconnexion Li, et ainsi de suite.
[0228] On précise que les signaux utilisés dans le circuit de la figure 12 sont représentés
sur la figure 13.
[0229] Ce sont des signaux de commande venant de l'extérieur du circuit, dont une partie
peut éventuellement être élaborée dans ce circuit par des registres à décalage ou
des portes logiques.
[0230] Sur la figure 14, on a représenté le schéma d'un autre mode de réalisation particulier
d'un circuit de commande rapporté à la périphérie de l'écran, conformément à l'invention.
[0231] Plus précisément, sur la figure 14, on a représenté l'un des paquets de n cellules
d'échantillonnage-blocage, qui sont rapportés sur la périphérie de l'écran, chaque
paquet Pi de cellules étant associé à une ligne d'interconnexion Li qui relie ces
n cellules à
n colonnes de l'écran, par l'intermédiaire de
n circuits de démultiplexage intégrés sur le substrat de l'écran.
[0232] Sur la figure 14, on a représenté un seul bus interne R par souci de simplification
mais il peut bien entendu y avoir trois bus internes R, V, B que l'on relie alors
aux cellules d'échantillonnage-blocage suivant le mode de fonctionnement : mono ou
bi-côté et couleur ou Noir et Blanc de l'écran (voir les documents relatifs au driver
PCD162S).
[0233] Dans l'exemple de la figure 14, chacune des
n cellules d'échantillonnage-blocage EBi ... EBi+n-1 comprend deux condensateurs 52
et 54 qui sont associés :
à trois interrupteurs électroniques T16 qui sont commandés par des signaux notés
Ei pour la cellule EBi et par des signaux notés Ei+n-1 pour la cellule EBi+n-1,
et à trois autres interrupteurs électroniques T18 qui sont tous commandés par des
signaux TRD.
[0234] A la suite de ces deux condensateurs 52 et 54 et des interrupteurs qui leurs sont
associés, on trouve un amplificateur 56 qui est associé à un condensateur 58 et à
un interrupteur 60 qui est commandé par un signal RAZ.
[0235] A la suite de chaque amplificateur 56, on trouve un interrupteur électronique 62
qui est commandé par un signal référencé TS1 pour la cellule EBi et TSn pour la cellule
EBi+n-1.
[0236] Les
n interrupteurs 62 sont reliés à la ligne d'interconnexion Li.
[0237] Comme on le voit sur la figure 14, on peut prévoir entre cette ligne d'interconnexion
et le point commun aux interrupteurs 62 un circuit BF comportant un amplificateur
de sortie 64 ("buffer") mais ce n'est pas obligatoire.
[0238] De même, on peut prévoir entre cet amplificateur de sortie 64 et la ligne d'interconnexion
Li un circuit de protection de sortie PS à trois interrupteurs 66, 68 et 70 mais ceci
n'est pas non plus obligatoire.
[0239] Il est à noter que la sortie TEST (non représentée) est utilisable dans les mêmes
conditions que pour le circuit PCD162S déjà mentionné.
[0240] On peut aussi prévoir un circuit de compensation d'offset des circuits situés en
aval mais ce n'est pas obligatoire.
[0241] Le chronogramme de la figure 15 explique le fonctionnement du circuit de commande
Pi représenté sur la figure 14.
[0242] On voit sur cette figure 15 deux ensembles successifs de signaux TS1 ... TSn qui
ont respectivement lieu pendant deux signaux vidéo-lignes successifs VL qui sont séparés
par des intervalles de temps de retour de ligne RL.
[0243] En fait, la cellule de base de l'étage driver représenté sur la figure 14 est la
même que celle du PCD162S avec quelques modifications.
[0244] A la sortie de l'amplificateur opérationnel 56, et avant la protection de sortie
PS, l'on insère l'interrupteur 62 de multiplexage.
[0245] Sa sortie est reliée aux autres drivers du paquet, et l'on peut, à ce niveau-ci insérer
l'amplificateur opérationnel BF, monté en suiveur, avant de retrouver la protection
de sortie PS.
[0246] L'amplificateur BF monté en suiveur permet de relâcher les contraintes de charge
des amplificateurs drivers 56.
[0247] Les signaux de commandes des interrupteurs T16, T18, 60, 66, 68, 70 sont identiques
à ceux du driver PCD162S.
[0248] Les signaux TSi sont n signaux répartis sur le temps de la ligne vidéo et sont identiques
pour tous les paquets de n cellules (ils sont identiques à ceux utilisés pour le démultiplexage
au niveau du driver intégré sur écran).
[0249] Ils sont issus d'un registre à décalage.
[0250] En ce qui concerne le fonctionnement du circuit de la figure 14, il est identique,
en ce qui concerne l'échantillonnage et blocage, à celui du driver PCD162S.
[0251] Il n'y a plus qu'une seule sortie par paquet et on obtient successivement chaque
valeur d'échantillonnage i (i variant de 1 à n) à la sortie Li.