[0001] La présente demande de brevet revendique la priorité de la demande de brevet français
FR17/63313 qui sera considérée comme faisant partie intégrante de la présente description.
Domaine
[0002] La présente demande concerne un écran d'affichage dont les pixels d'affichage comprennent
des diodes électroluminescentes, quel que soit leur type de technologie (diode électroluminescente
2D, 3D, diode électroluminescente organique, etc...)
Exposé de l'art antérieur
[0003] Les pixels d'affichage d'un écran d'affichage à diodes électroluminescentes peuvent
comprendre, pour chaque pixel d'affichage, un circuit de commande de la diode électroluminescente
ou des diodes électroluminescentes du pixel d'affichage.
[0004] Il est connu de commander une diode électroluminescente par modulation de largeur
d'impulsions, appelée également PWM. Ce type de commande consiste à faire circuler
des impulsions successives de courant constant dans la diode électroluminescente,
les impulsions étant répétées de façon cyclique, le rapport cyclique déterminant l'intensité
lumineuse émise par la diode électroluminescente. Une telle commande permet de façon
avantageuse de faire fonctionner la diode électroluminescente à son point de fonctionnement
optimum où l'efficacité de la diode électroluminescente, égale au rapport entre la
puissance lumineuse émise par la diode électroluminescente et la puissance électrique
consommée par la diode électroluminescente, est maximale.
[0005] La tendance est à la réduction des dimensions des pixels d'affichage des écrans d'affichage
à diodes électroluminescentes. Ceci entraîne une réduction de la place disponible
pour la réalisation des circuits de commande des pixels d'affichage. Un inconvénient
est que les circuits de commande mettant en oeuvre une modulation de largeur d'impulsions
occupent généralement plus de place que d'autres types de circuits de commande.
Résumé
[0006] Un objet d'un mode de réalisation est de prévoir un écran d'affichage à diodes électroluminescentes
palliant tout ou partie des inconvénients des écrans d'affichage à diodes électroluminescentes
existants.
[0007] Un autre objet d'un mode de réalisation est que les circuits de commande de l'écran
d'affichage mettent en oeuvre une modulation de largeur d'impulsions.
[0008] Un autre objet d'un mode de réalisation est que les pixels d'affichage ont des dimensions
inférieures à 200 µm.
[0009] Ainsi, un mode de réalisation prévoit un écran d'affichage comprenant des circuits
d'affichage, chaque circuit d'affichage comprenant une diode électroluminescente,
une source de courant commandable alimentant la diode électroluminescente et un circuit
de commande adapté à fournir un signal, modulé en largeur d'impulsions, de commande
de la source de courant à partir d'un signal périodique, l'écran d'affichage comprenant,
en outre, des premières électrodes reliées aux circuits de commande, un circuit de
fourniture d'un signal de sélection successivement sur chaque première électrode,
et un circuit oscillant ou des circuits oscillants adaptés à fournir les signaux périodiques,
les signaux périodiques n'étant pas synchrones avec les signaux de sélection des circuits
d'affichage.
[0010] Selon un mode de réalisation, l'écran d'affichage comprend, au moins deux circuits
oscillants adaptés à fournir les signaux périodiques.
[0011] Selon un mode de réalisation, les au moins deux circuits oscillants sont adaptés
à fournir les signaux périodiques non synchrones entre eux.
[0012] Selon un mode de réalisation, chacun desdits au moins deux circuits oscillants est
relié à au moins deux desdits circuits de commande.
[0013] Selon un mode de réalisation, chacun desdits au moins deux circuits oscillants est
relié à au moins dix desdits circuits de commande.
[0014] Selon un mode de réalisation, l'écran comprend au moins mille circuits d'affichage
et chacun desdits au moins deux circuits oscillants est relié à moins de cent desdits
circuits de commande.
[0015] Selon un mode de réalisation, l'écran comprend, en outre, des deuxièmes électrodes
reliées aux circuits de commande et un circuit de fourniture de signaux de données
sur les deuxièmes électrodes et le circuit de commande de chaque circuit d'affichage
comprend un circuit de mémorisation du signal de données reçu par le circuit de commande
et un circuit de comparaison du signal de données et du signal périodique adapté à
fournir le signal de commande modulé en largeur d'impulsions.
[0016] Selon un mode de réalisation, la fréquence de chaque signal périodique est supérieure
à deux fois la fréquence du signal de sélection sur l'une des premières électrodes.
[0017] Selon un mode de réalisation, la fréquence de chaque signal périodique est supérieure
à dix fois la fréquence du signal de sélection sur l'une des premières électrodes.
[0018] Selon un mode de réalisation, la fréquence de chaque signal périodique est inférieure
à 1 MHz.
Brève description des dessins
[0019] Ces caractéristiques et avantages, ainsi que d'autres, seront exposés en détail dans
la description suivante de modes de réalisation particuliers faite à titre non limitatif
en relation avec les figures jointes parmi lesquelles :
la figure 1 représente, de façon partielle et schématique, un mode de réalisation
d'un écran d'affichage ;
la figure 2 représente un mode de réalisation plus détaillé d'une partie de l'écran
d'affichage de la figure 1 ;
la figure 3 représente un mode de réalisation d'un circuit oscillant et d'un circuit
d'affichage de l'écran d'affichage de la figure 1 ;
la figure 4 représente un chronogramme de signaux obtenus lors du fonctionnement du
circuit oscillant et du circuit d'affichage représentés en figure 3 ;
les figures 5 et 6 représentent d'autres modes de réalisation du circuit oscillant
de la figure 2 ; et
les figures 7 et 8 représentent d'autres modes de réalisation de la source de courant
du circuit d'affichage de la figure 2.
Description détaillée
[0020] De mêmes éléments ont été désignés par de mêmes références dans les différentes figures
et, de plus, les diverses figures ne sont pas tracées à l'échelle. Par souci de clarté,
seuls les éléments utiles à la compréhension des modes de réalisation décrits ont
été représentés et sont détaillés. Sauf précision contraire, les expressions "approximativement",
"sensiblement", "environ" et "de l'ordre de" signifient à 10 % près, de préférence
à 5 % près.
[0021] De plus, on appelle "signal binaire" un signal qui alterne entre un premier état
constant, par exemple un état bas, noté "0", et un deuxième état constant, par exemple
un état haut, noté "1". Les états haut et bas de signaux binaires différents d'un
même circuit électronique peuvent être différents. En pratique, les signaux binaires
peuvent correspondre à des tensions ou à des courants qui peuvent ne pas être parfaitement
constants à l'état haut ou bas. En outre, dans la suite de la description, on appelle
"bornes de puissance" d'un transistor à effet de champ à grille isolée, ou transistor
MOS, la source et le drain du transistor MOS. De plus, dans la présente description,
on utilise le terme "relié", pour désigner soit une liaison électrique directe sans
composant électronique intermédiaire, par exemple au moyen d'une piste conductrice
(le terme "relié" signifiant alors "connecté") soit une liaison via un ou plusieurs
composants intermédiaires (résistance, condensateur, etc.). En outre, un premier signal
binaire est dit "synchrone" avec un deuxième signal binaire lorsque les fronts montants
et/ou descendants du premier signal se produisent au même moment que les fronts montants
et/ou descendants du deuxième signal ou se produisent à intervalles réguliers par
rapport aux fronts montants et/ou descendants du deuxième signal. En particulier,
des signaux binaires synchrones dérivent d'une horloge commune. Inversement, des premier
et deuxième signaux binaires sont dits "asynchrones" ou "non synchrones" lorsque les
fronts montants et/ou descendants du premier signal ne se produisent ni au même moment
que les fronts montants et/ou descendants du deuxième signal ni à intervalles réguliers
par rapport aux fronts montants et/ou descendants du deuxième signal. En particulier,
des signaux binaires asynchrones ne dérivent pas d'une même horloge.
[0022] Un pixel d'une image correspond à l'élément unitaire de l'image affichée par un écran
d'affichage. Lorsque l'écran d'affichage est un écran d'affichage d'images couleur,
il comprend en général pour l'affichage de chaque pixel de l'image au moins trois
composants d'émission et/ou de régulation de l'intensité lumineuse, également appelées
sous-pixels d'affichage, qui émettent chacun un rayonnement lumineux sensiblement
dans une seule couleur (par exemple, le rouge, le vert et le bleu) . La superposition
des rayonnements émis par ces trois sous-pixels d'affichage fournit à l'observateur
la sensation colorée correspondant au pixel de l'image affichée. Lorsque l'écran d'affichage
est un écran d'affichage d'images monochromes, l'écran d'affichage comprend en général
une seule source lumineuse pour l'affichage de chaque pixel de l'image.
[0023] La figure 1 représente, de façon partielle et schématique, un mode de réalisation
d'un écran d'affichage 10. L'écran d'affichage 10 comprend des circuits d'affichage
12
i,j par exemple agencés en M rangées et en N colonnes, M étant un nombre entier variant
de 1 à 16000 et N étant un nombre entier variant de 1 à 8000, i étant un nombre entier
variant de 1 à M et j étant un nombre entier variant de 1 à N. A titre d'exemple,
en figure 1, M et N sont égaux à 4. Chaque circuit d'affichage 12
i,j comprend un circuit de commande 14
i,j et un sous-pixel d'affichage 16
i,j. Chaque sous-pixel d'affichage 16
i,j comprend au moins une diode électroluminescente, non représentée.
[0024] Pour chaque rangée, les circuits de commande 14
i,j des circuits d'affichage 12
i,j de la rangée sont reliées à une électrode de rangée 18
i. Pour chaque colonne, les circuits de commande 14
i,j des circuits d'affichage 12
i,j de la colonne sont reliées à une électrode de colonne 20
j.
[0025] L'écran d'affichage 10 comprend un circuit de sélection 22 reliée aux électrodes
de rangée 18
i et adapté à fournir un signal de sélection VSelect
i sur chaque électrode de rangée 18
i. L'écran d'affichage 10 comprend un circuit de commande 24 reliée aux électrodes
de colonne 20
j et adapté à fournir un signal de données Data
i,j sur chaque électrode de colonne 20
j.
[0026] La figure 2 représente un mode de réalisation plus détaillé de deux circuits d'affichage
12
i,j et 12
i+1,j de l'écran d'affichage 10.
[0027] Selon un mode de réalisation, l'écran d'affichage 10 comprend un circuit oscillant
OSC de fourniture d'un signal oscillant et périodique ST relié aux circuits d'affichage
12
i,j et 12
i+1,j. Chaque sous-pixel d'affichage 16
i,j comprend une diode électroluminescente LED
i,j reliée en série à une source de courant commandable CS
i,j. Chaque circuit de commande 14
i,j comprend un circuit de mémorisation 26
i,j reliée à l'électrode de rangée 18
i et à l'électrode de colonne 20
j. Le circuit de mémorisation 26
i,j est commandé par le signal VSelect
i fourni par l'électrode de rangée 18
i et est adapté à stocker le signal Data
i,j fourni par l'électrode de colonne 20
j. Selon un mode de réalisation, le circuit de mémorisation 26
i,j comprend un interrupteur SW
i,j commandé par le signal VSelect
i et un condensateur C1
i,j. La première borne de l'interrupteur SW
i,j est reliée à l'électrode de colonne 20
j et la deuxième borne de l'interrupteur SW
i,j est reliée à la première électrode du condensateur C1
i,j, la deuxième électrode du condensateur C1
i,j étant reliée à une source GND d'un potentiel de référence bas, par exemple la masse.
Chaque circuit de commande 14
i,j comprend, en outre, un circuit de comparaison COMP
i,j relié à une première entrée (+) au circuit oscillant OSC et relié à une deuxième
entrée (-) à la première électrode du condensateur C1
i,j. Le circuit de comparaison COMP
i,j fournit un signal PWM
i,j de commande de la source de courant CS
i,j.
[0028] Un mode de réalisation d'un procédé de fonctionnement de l'écran d'affichage 10 va
maintenant être décrit. Le signal Vselect
i est un signal binaire. Lorsque le signal Vselect
i est dans un premier état, par exemple l'état bas, l'interrupteur SW
i,j est ouvert et lorsque le signal Vselect
i est dans un deuxième état, par exemple l'état haut, l'interrupteur SW
i,j est fermé. Les signaux Data
i,j sont des signaux analogiques représentatifs des intensités lumineuses souhaitées
devant être émises par les diodes électroluminescentes LED
i,j. Lorsque l'interrupteur SW
i,j est fermé, la tension aux bornes du condensateur C1
i,j devient sensiblement égale au signal Data
i,j. Le signal PWM
i,j est un signal binaire qui dépend de la comparaison entre le signal ST et la tension
aux bornes du condensateur C1
i,j, c'est-à-dire le signal Data
i,j. A titre d'exemple, le signal PWM
i,j est à un premier état, par exemple l'état haut, lorsque le signal ST est supérieur
au signal Data
i,j et le signal PWM
i,j est à un deuxième état, par exemple l'état bas, lorsque le signal ST est inférieur
au signal Data
i,j. De préférence, le signal ST est un signal périodique qui, sur chaque période, croît
de façon continue ou décroît de façon continue sensiblement sur la totalité de la
période. A titre d'exemple, le signal ST est un signal en dents de scie qui, sur chaque
période, croît ou décroît à pente sensiblement constante. Le signal PWM
i,j obtenu est alors un signal cyclique modulé en largeur d'impulsions, la durée du signal
PWM
i,j à l'état haut sur un cycle étant proportionnelle au signal Data
i,j·
[0029] La source de courant CS
i,j est commandée par le signal PWM
i,j. A titre d'exemple, la source de courant CS
i,j est activée, c'est-à-dire qu'elle alimente la diode électroluminescente LED
i,j en courant, lorsque le signal PWM
i,j est dans le premier état, par exemple l'état haut, et la source de courant CS
i,j est désactivée, c'est-à-dire que la diode électroluminescente LED
i,j n'est pas traversée par un courant, lorsque le signal PWM
i,j est dans le deuxième état, par exemple l'état bas. Lorsqu'elle est activée, le courant
fourni par la source de courant CS
i,j est de préférence sensiblement constant et égal au courant pour lequel l'efficacité
de la diode électroluminescente LED
i,j est maximale. La diode électroluminescente LED
i,j est donc soit alimentée à courant constant soit éteinte. Une commande de la diode
électroluminescente LED
i,j par modulation de largeur d'impulsions est ainsi obtenue.
[0030] Dans le mode de réalisation illustré en figure 2, le circuit oscillant OSC est à
titre d'exemple relié à deux circuits d'affichage 12
i,j et 12
i+1,j. De façon générale, l'écran d'affichage 10 peut comprendre un ou plusieurs circuits
oscillants OSC, chaque circuit oscillant OSC étant relié à un nombre K de circuits
d'affichage 12
i,j, K étant un nombre entier variant de 1 à N*M, de préférence variant de 1 à 8000*4000.
Le cas où K est égal à 1 correspond au cas où l'écran d'affichage 10 comprend un circuit
oscillant OSC pour chaque circuit d'affichage 12
i,j et le cas où K est égal à N*M correspond au cas où l'écran d'affichage 10 comprend
un seul circuit oscillant OSC pour l'ensemble des circuits d'affichage 12
i,j.
[0031] Selon un mode de réalisation, les rangées de sous-pixels d'affichage sont activées
successivement. Les signaux Vselect
1 à VSelect
M sont alors successivement mis à l'état haut pendant une durée ΔT, les signaux Vselect
1 à VSelect
i-1 et Vselect
i+1 à VSelect
M étant à l'état bas lorsque le signal Vselect
i est à l'état haut. On appelle F la fréquence de rafraîchissement de l'écran d'affichage.
La fréquence F est égale à 1/ΔT. A titre d'exemple, la fréquence F varie de 25 Hz
à 120 Hz. La fréquence F' du signal ST est supérieure à 2 fois la fréquence F, de
préférence supérieure à 10 fois la fréquence F, plus préférentiellement supérieure
à 100 fois la fréquence F. A titre d'exemple, la fréquence F' est supérieure à 1 kHz,
de préférence supérieure à 10 kHz, encore plus préférentiellement supérieure à 100
kHz. La fréquence F' du signal ST est de préférence inférieure à 1 MHz. De façon avantageuse,
la structure du circuit oscillant OSC peut alors être simple. En outre, lorsque le
circuit oscillant OSC met en oeuvre des interrupteurs, les pertes dues aux commutations
des interrupteurs sont faibles.
[0032] Selon un mode de réalisation, le signal ST n'est pas synchrone par rapport aux signaux
VSelect
i et Data
i,j. Ceci signifie que le début de chaque période du signal ST n'est pas synchrone avec
les instants auxquels les signaux Vselect
i changent d'état. En outre, lorsque plusieurs circuits oscillants OSC sont présents,
les signaux ST fournis par les circuits oscillants OSC ne sont de préférence pas synchrones
entre eux. La conception de l'écran d'affichage 10 est alors simplifiée puisqu'il
n'y a pas à maintenir les signaux ST synchrones entre eux et avec les signaux VSelect
i et Data
i,j. En outre, les appels de courant lors du fonctionnement de l'écran d'affichage 10
sont de façon avantageuse étalés dans le temps.
[0033] En outre, les nombre de pistes conductrices reliant le circuit oscillant OSC et chaque
circuit de commande 14
i,j associé est réduit. De plus, lorsque l'écran d'affichage 10 comprend plusieurs circuits
oscillants OSC, la distance parcourue par le signal ST entre chaque circuit oscillant
OSC et les circuits d'affichage 12
i,j auxquels le circuit oscillant OSC est relié peut être réduite par rapport au cas
où un signal d'horloge doit être fourni à chaque circuit d'affichage 12
i,j.
[0034] Les sous-pixels d'affichage 16
i,j peuvent être formés sur un premier circuit électronique et les circuits de commande
14
i,j et le circuit oscillant OSC ou les circuits oscillants OSC peuvent être formés sur
un deuxième circuit électronique, les premier et deuxième circuits électroniques étant
fixés l'un à l'autre. Les circuits de commande 14
i,j et le circuit oscillant OSC ou les circuits oscillants OSC peuvent être formés selon
une technologie CMOS. A titre de variante, Les circuits de commande 14
i,j et le circuit oscillant OSC ou les circuits oscillants OSC peuvent être formés avec
des transistors en couches minces.
[0035] La figure 3 représente un mode de réalisation d'un circuit oscillant OSC et d'un
circuit d'affichage 12
i,j de l'écran d'affichage 10 de la figure 1.
[0036] Dans le présent mode de réalisation, l'interrupteur SW
i,j du circuit de mémorisation 26
i,j du circuit de commande 14
i,j correspond à un transistor MOS T1, par exemple à canal N, dont la grille reçoit le
signal Vselect
i, dont la première borne de puissance reçoit le signal Data
i,j et dont la deuxième borne de puissance est reliée à une première électrode du condensateur
C1
i,j.
[0037] Dans le présent mode de réalisation, le circuit de comparaison COMP
i,j comprend un transistor MOS T2, par exemple à canal P, dont la grille est reliée à
la première électrode du condensateur C1
i,j, dont la première borne de puissance reçoit le signal ST et dont la deuxième borne
de puissance est reliée à la source GND du potentiel de référence bas par l'intermédiaire
d'une résistance R1. Le signal PWM
i,j fourni par le circuit de comparaison COMP
i,j correspond à la tension à la deuxième borne de puissance du transistor T2.
[0038] Dans le présent mode de réalisation, la source de courant commandable CS
i,j comprend deux transistors MOS en série T3 et T4, par exemple à canal N. La grille
du transistor T3 est reliée à la deuxième borne de puissance du transistor T2. La
première borne de puissance du transistor T3 est reliée à la cathode de la diode électroluminescente
LED
i,j et la deuxième borne de puissance du transistor T3 est reliée à la première borne
de puissance du transistor T4. La grille du transistor T3 reçoit le signal PWM
i,j. L'anode de la diode électroluminescente LED
i,j est reliée à une source VREF1 d'un premier potentiel de référence haut, par exemple
la tension d'alimentation de l'écran d'affichage 10. La grille du transistor T4 est
reliée à une source VREF2 d'un deuxième potentiel de référence haut. La deuxième borne
de puissance du transistor T4 est reliée à la source GND du potentiel de référence
bas.
[0039] Dans ce mode de réalisation, la source de courant commandable créée par les transistors
T4 et T3 est conçue pour tirer un courant depuis la cathode de la LED vers la masse
GND, l'anode de la LED étant connectée au potentiel haut d'alimentation VREF1. Cette
structure est particulièrement adaptée à une technologie de LED dont la représentation
électrique équivalente des pixels serait une structure à anode commune. L'homme de
l'art pourra aisément modifier la structure de la source de courant ainsi que de son
pilotage pour l'adapter à une technologie de LED/OLED dont la représentation électrique
serait une structure de type cathode commune ou plus généralement une structure où
la cathode de la LED serait connectée à la masse. La source de courant devrait alors
être placée entre l'anode de la LED et un potentiel haut (VREF1 par exemple)
[0040] Dans le présent mode de réalisation, le circuit oscillant OSC comprend un transistor
MOS T5, par exemple à canal P, dont la première borne de puissance est reliée à la
source VREF1 du premier potentiel de référence haut et dont la deuxième borne de puissance
est reliée à un noeud Q fournissant le signal ST. Le circuit oscillant OSC comprend,
en outre, un condensateur C2 dont la première électrode est reliée au noeud Q et dont
la deuxième électrode est reliée à la source GND du potentiel de référence bas. Le
circuit oscillant OSC comprend, en outre, un transistor MOS T6, par exemple à canal
N, dont la première borne de puissance est reliée au noeud Q et dont la deuxième borne
de puissance est reliée à la source GND du potentiel de référence bas. Le circuit
oscillant OSC comprend, en outre, un premier inverseur INV1 dont l'entrée est reliée
au noeud Q et dont la sortie est reliée à un noeud R. Le premier inverseur INV1 peut
comprendre un transistor MOS T7, par exemple à canal P, en série avec un transistor
MOS T8, par exemple à canal N. La première borne de puissance du transistor T7 est
reliée à la source VREF1 du premier potentiel de référence haut et la deuxième borne
de puissance du transistor T7 est reliée au noeud R. La première borne de puissance
du transistor T8 est reliée au noeud R et la deuxième borne de puissance du transistor
T8 est reliée à la source GND du potentiel de référence bas. Les grilles des transistors
T7 et T8 sont reliées au noeud Q. Le circuit oscillant OSC comprend en outre un deuxième
inverseur INV2 dont l'entrée est reliée au noeud R et dont la sortie est reliée à
un noeud S. Le deuxième inverseur INV2 peut comprendre un transistor MOS T9, par exemple
à canal P, en série avec un transistor MOS T10, par exemple à canal N. La première
borne de puissance du transistor T9 est reliée à la source VREF1 du premier potentiel
de référence haut et la deuxième borne de puissance du transistor T9 est reliée au
noeud S. La première borne de puissance du transistor T10 est reliée au noeud S et
la deuxième borne de puissance du transistor T10 est reliée à la source GND du potentiel
de référence bas. Les grilles des transistors T9 et T10 sont reliées au noeud S. Le
circuit oscillant OSC comprend, en outre, un transistor MOS T11, par exemple à canal
N, dont la première borne de puissance est reliée au noeud R et dont la deuxième borne
de puissance est reliée à la source GND du potentiel de référence bas et un transistor
MOS T12, par exemple à canal N, dont la première borne de puissance est reliée au
noeud R et dont la deuxième borne de puissance est reliée à la source GND du potentiel
de référence bas. Les grilles des transistors T5, T6, T11 et T12 sont reliées au noeud
S.
[0041] Selon un mode de réalisation, la source VREF1 du premier potentiel de référence haut
est commune à l'ensemble des circuits d'affichage 12
i,j et des circuits oscillants OSC de l'écran d'affichage 10. Selon un mode de réalisation,
la source VREF2 du deuxième potentiel de référence haut est commune à l'ensemble des
circuits d'affichage 12
i,j de l'écran d'affichage 10. Selon un autre mode de réalisation, l'écran d'affichage
10 comprend plusieurs sources VREF2 du deuxième potentiel de référence haut qui sont
communes aux circuits d'affichage 12
i,j émettant la même couleur. A titre d'exemple, l'écran d'affichage 10 comprend une
première source VREF2 du deuxième potentiel de référence haut pour les circuits d'affichage
12
i,j émettant de la lumière rouge, une deuxième source VREF2 du deuxième potentiel de
référence haut pour les circuits d'affichage 12
i,j émettant de la lumière bleue et une troisième source VREF2 du deuxième potentiel
de référence haut pour les circuits d'affichage 12
i,j émettant de la lumière verte. Ceci permet notamment de faire varier différemment
les deuxièmes potentiels de référence haut selon la couleur de la lumière émise par
les circuits d'affichage 12
i,j. Selon un mode de réalisation, les sources VREF1 et VREF2 peuvent être confondues.
[0042] Le mode de réalisation du circuit de commande 14
i,j représenté en figure 3 présente l'avantage que la structure du circuit de comparaison
COMP
i,j est particulièrement simple puisqu'elle ne comprend qu'un seul transistor MOS.
[0043] La figure 4 représente un chronogramme obtenu par simulation des tensions ST, Vselect
i, de la tension VC1
i,j aux bornes du condensateur C1
i,j et du courant I
LED circulant dans la diode électroluminescente LED
i,j illustrant le fonctionnement du circuit oscillant OSC et du circuit d'affichage 12
i,j représentés en figure 3. Les instants t0, t1 et t2 sont successifs. Dans le présent
exemple, la fréquence du signal ST est de 230 kHz et la fréquence de rafraichissement
de l'écran d'affichage est de 20 ms. Dans le présent exemple, le signal Vselect
i est à l'état bas (0 V) de l'instant t0 à l'instant t1. Le transistor MOS T1 est donc
non passant et la tension VC1
i,j aux bornes du condensateur C1
i,j est constante à un premier niveau (2 V) correspondant au dernier niveau mémorisé
du signal Data
i,j. De l'instant t1 à l'instant t2, le signal Vselect
i est à l'état haut (12 V). Le transistor MOS T1 est donc passant et la tension VC1
i,j aux bornes du condensateur C1
i,j évolue jusqu'à un deuxième niveau (8 V) égal à la tension Data
i,j fournie au circuit d'affichage 12
i,j. Après l'instant t2, le signal Vselect
i est à l'état bas. Le transistor MOS T1 est donc non passant et la tension VC1
i,j aux bornes du condensateur C1
i,j reste constante au deuxième niveau.
[0044] Le courant I
LED circulant dans la diode électroluminescente LED
i,j a sensiblement la forme d'un signal en créneaux, alternant entre un premier niveau
à environ 12 mA et un deuxième niveau à environ 0 mA, qui est périodique de l'instant
t0 à l'instant t1 et après l'instant t2, avec un rapport cyclique, égal au rapport
entre la durée au premier niveau et la durée de la période, qui dépend de la tension
VC1
i,j. Le premier niveau d'intensité du courant I
LED est déterminé notamment par le niveau du deuxième potentiel de référence haut et
les caractéristiques du transistor T4.
[0045] Le circuit oscillant OSC fournit un signal ST oscillant et périodique, qui de préférence
évolue de façon sensiblement monotone sur chaque période. Un mode de réalisation du
circuit oscillant OSC est représenté en figure 3. Toutefois, tout type de circuit
oscillant OSC adapté à fournir un signal ST oscillant et périodique, qui évolue de
préférence de façon sensiblement monotone sur chaque période, peut être utilisé.
[0046] La figure 5 représente un autre mode de réalisation du circuit oscillant OSC.
[0047] Le circuit oscillant OSC représenté en figure 5 comprend l'ensemble des éléments
du circuit oscillant OSC représenté en figure 3 à la différence que le transistor
T5 est monté en série avec un transistor MOS T13, par exemple à canal P, dont la première
borne de puissance est reliée à la source VREF1 du premier potentiel de référence
haut et dont la deuxième borne de puissance est reliée à la première borne de puissance
du transistor T5 et à la différence que le transistor T6 est monté en série avec un
transistor MOS T14, par exemple à canal N, dont la première borne de puissance est
reliée à la deuxième borne de puissance du transistor T6, dont la deuxième borne de
puissance est reliée à la source GND du potentiel de référence bas et dont la grille
est reliée à une source VREF3 d'un troisième potentiel de référence haut.
[0048] Le circuit oscillant OSC représenté en figure 5 comprend, en outre, un transistor
MOS T15, par exemple à canal P, en série avec un transistor MOS T16, par exemple à
canal N. La première borne de puissance du transistor T15 est reliée à la source VREF1
du premier potentiel de référence haut. La deuxième borne de puissance du transistor
T15 est reliée à la première borne de puissance du transistor T16 et la deuxième borne
de puissance du transistor T16 est reliée à la source GND du potentiel de référence
bas. La grille du transistor T15 est reliée à la grille du transistor T13 et la grille
du transistor T16 est reliée à la source VREF3 du troisième potentiel de référence
haut.
[0049] Le mode de réalisation du circuit oscillant OSC représenté en figure 5 présente l'avantage
d'une meilleure linéarisation de la charge et de la décharge du condensateur C2 par
rapport au mode de réalisation du circuit oscillant OSC représenté en figure 3.
[0050] La figure 6 représente un autre mode de réalisation du circuit oscillant OSC.
[0051] Le circuit oscillant OSC représenté en figure 6 comprend deux transistors MOS T17
et T18, par exemple à canal P, dont les premières bornes de puissance sont reliées
à la source VREF1 du premier potentiel de référence haut et dont les grilles sont
reliées l'une à l'autre. Le circuit oscillant OSC représenté en figure 6 comprend,
en outre, des transistors MOS T19, T20 et T21, par exemple à canal N. La première
borne de puissance du transistor T19 est reliée à la deuxième borne de puissance du
transistor T17 ainsi qu'à la grille du transistor T17. La première borne de puissance
du transistor T20 est reliée à la deuxième borne de puissance du transistor T18. La
première borne de puissance du transistor T21 est reliée aux deuxièmes bornes de puissance
des transistors T19 et T20. La deuxième borne de puissance du transistor T21 est reliée
à la source GND du potentiel de référence bas. La grille du transistor T21 est reliée
à une source VREF4 d'un quatrième potentiel de référence haut. Le circuit oscillant
OSC représenté en figure 6 comprend, en outre, quatre résistances R2, R3, R4 et R5.
La résistance R2 est reliée entre la source VREF1 du premier potentiel de référence
haut et la grille du transistor T19. La résistance R3 est reliée entre la grille du
transistor T19 et la source GND du potentiel de référence bas. La résistance R4 est
reliée entre la grille du transistor T19 et la première borne de puissance du transistor
T20. La résistance R5 est reliée entre la première borne de puissance du transistor
T20 et la grille du transistor T20. Le circuit oscillant OSC représenté en figure
6 comprend, en outre, un condensateur C3 dont la première électrode est reliée à la
grille du transistor T20 et dont la deuxième électrode est reliée à la source GND
du potentiel de référence bas. Le signal ST oscillant correspond par exemple à la
tension aux bornes de l'ensemble formé par la résistance R5 et le condensateur C3.
Un avantage du circuit oscillant OSC représenté en figure 6 est que les instants de
commutation peuvent être commandés avec une précision améliorée.
[0052] La source de courant commandable CS
i,j fournit, lorsqu'elle est activée, un courant sensiblement constant qui alimente la
diode électroluminescente LED
i,j. Un mode de réalisation de source de courant commandable CS
i,j est représenté en figure 3. Toutefois, tout type de source de courant commandable
CS
i,j est adapté à fournir un courant sensiblement constant qui alimente la diode électroluminescente
LED
i,j peut être utilisé.
[0053] La figure 7 représente un autre mode de réalisation de la source de courant commandable
CS
i,j.
[0054] La source de courant commandable CS
i,j représentée en figure 7 comprend l'ensemble des éléments de la source de courant
commandable CS
i,j représentée en figure 3 à la différence que la grille du transistor T4 est reliée
à la grille d'un transistor MOS T22, par exemple à canal N. La source de courant commandable
CS
i,j représentée en figure 7 comprend, en outre, une résistance R6 dont une borne est
reliée à la source VREF1 du premier potentiel de référence haut et dont la deuxième
borne est reliée à la première borne de puissance du transistor T22. La deuxième borne
de puissance du transistor T22 est reliée à la source GND du potentiel de référence
bas. La première borne de puissance du transistor T22 est, en outre, reliée à la grille
du transistor T22. Un avantage de la source de courant représentée en figure 7 est
qu'elle ne nécessite pas l'utilisation de la source VREF2 du deuxième potentiel de
référence haut. Elle peut donc facilement être réalisée au niveau du circuit d'affichage
12
i,j.
[0055] La figure 8 représente un autre mode de réalisation de la source de courant commandable
CS
i,j.
[0056] La source de courant commandable CS
i,j représentée en figure 8 comprend des transistors MOS T23, T24, T25 et T26, par exemple
à canal N. La première borne de puissance du transistor T23 est reliée à la cathode
de la diode électroluminescente LED
i,j, non représentée. La deuxième borne de puissance du transistor T23 est reliée à la
source GND du potentiel de référence bas. La première borne de puissance du transistor
T24 est reliée à la grille du transistor T23. La deuxième borne de puissance du transistor
T24 est reliée à la source GND du potentiel de référence bas. La première borne de
puissance du transistor T25 est reliée à la grille du transistor T23. La grille du
transistor T25 reçoit le signal PWM
i,j. La source de courant commandable CS
i,j représentée en figure 8 comprend, en outre, une résistance R7 dont une borne est
reliée à la source VREF1 du premier potentiel de référence haut et dont la deuxième
borne est reliée à la première borne de puissance du transistor T26. La deuxième borne
de puissance du transistor T26 est reliée à la source GND du potentiel de référence
bas. La première borne de puissance du transistor T26 est, en outre, reliée à la grille
du transistor T26. La grille du transistor T26 est reliée à la deuxième borne de puissance
du transistor T25. La source de courant commandable CS
i,j représentée en figure 8 comprend, en outre, un inverseur INV3 dont l'entrée est reliée
à la grille du transistor T25 et dont la sortie est reliée à la grille du transistor
T24.
[0057] Des modes de réalisation particuliers ont été décrits. Diverses variantes et modifications
apparaîtront à l'homme de l'art. En outre, divers modes de réalisation avec diverses
variantes ont été décrits ci-dessus. On note que divers éléments de ces divers modes
de réalisation et variantes peuvent être combinés. A titre d'exemple, le mode de réalisation
de la source de courant commandable CS
i,j représenté sur les figures 7 ou 8 peut être mis en oeuvre avec le circuit oscillant
OSC représenté sur les figures 5 ou 6.